电子设计自动化技术.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

书名:电子设计自动化技术ISB;第2章可编程逻辑器件及编程开;第2章可编程逻辑器件及编程开;广义上的可编程逻辑器件是指一切;常用的可编程逻辑器件主要有三大;以比较简单的PLD可编程逻辑器;输出信号还可通过内部反馈到与阵;组合逻辑与时序逻辑的逻辑函数表;组合逻辑电路的功能描述方法有真i=Fi(X;01化简给出的与或型逻辑式;0;例如,P=;一般同步时序逻辑电路结构框图如;一般同步时序逻辑电路按其状态的;输出方程(1)Zi==fi(;固定逻辑器件和PLD各有自己的;如图2-4所示以MAX700;这种PLD的结构可分为三块:宏;宏单元的具体结构如图2-5所示;2.3PAL和GAL器件的基;20世纪70年代,熔丝编程的P;乘积项可编程结构PLD的发展与;20世纪80年代中期,Xili;2.3.1PAL器件的基本结;以最简与或表达式为基础,PAL;0102通用逻辑阵列GAL是一;2.4CPLD的基本结构;STEP1STEP2它的内部有;用户可选I/O电平标准XC73;XC7300提供了非常简单高效;Xilinx公司提供的DS55;2.4.1.2XC7300系;可编程门阵列得名于其体系结构与;2.4.2Altera公;逻辑阵列块,MAX7000的结;(3)MAX7000的试配;2.4.2.2MAX7000;(1)系列器件特点该系列是以第;MAX7000的结构如图2.1;主动串行配置(AS),该配置使;使用并行EPROM以APU或A;被动串行配置(PS)方式采用外;FLEX的卸载电缆一端接MPU;本章小节基于对可编程逻辑器件的;简述可编程逻辑器件的基本组成结

文档评论(0)

junjun37473 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档