复旦微电子考研资料mc_10C02a微处理器.pptVIP

复旦微电子考研资料mc_10C02a微处理器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

******************************两个信号相互配合,可同时对两个存储体进行读写操作,也可对其中一个存储单元进行读写操作。当进行16位数据操作时,数据的低8位存放在偶地址存储体中,高8位存放在奇地址存储体中,可以同时访问奇偶地址的两个存储体,在一个总线周期内可以完成16位数据的存取操作。当进行16位数据操作时,数据的高8位存放在偶地址存储体中,低8位存放在奇地址存储体中,则在两个总线周期内可以完成16位数据的存取操作。第一个总线周期完成奇地址存储器中低8位的字节数据传送,然后地址自动加1;第二个总线周期完成偶地址存储器中高8位的字节数据传送。*******************8086的总线时序最小模式下的读写总线周期最小模式下的读写总线周期*8086的总线时序微型计算机系统内的所有操作都要按统一的时钟节拍进行8086的总线操作包括:存储器的读/写操作、I/O端口的输入/输出操作、中断响应操作、总线请求和响应操作等每项总线操作都需要一定的时间,称之为总线周期典型的总线周期由4个时钟周期(或称T状态)构成不同的总线操作需要不同的总线信号,而“总线时序”则是对这些信号的变化进行时间顺序的描述*总线周期8086CPU为了要与存储器及I/O端口交换数据,需要执行一个总线周期,即完成一次总线操作依照数据传输的方向,总线操作分为总线读操作和总线写操作总线读操作指CPU从存储器或I/O端口读取数据总线写操作指CPU将数据写入存储器或I/O端口一个基本的读/写周期包括4个T状态,即T1、T2、T3、T4在存储器和外设速度较慢时,要在T3之后插入一个或几个等待周期Tw,以使其在数据传送时能与CPU同步*①高为读内存低为读I/O地址输出状态输出地址输出数据输入④BHE③②⑤⑥⑦⑨⑩11输出DT/RDENALERDAD15~AD0A19/S6~A16/S3BHE/S7M/IOCLKT1T2T3Tw(1+n)T4⑧最小模式下的读总线周期操作*最小模式下的写总线周期操作AD15~AD0T1T2T3TwT4CLKM/IOA19/S6~A16/S3BHE/S7ALEWRDT/RDEN高为写内存低为写I/O地址输出状态输出地址输出数据输出④BHE⑩⑤⑨③⑧②②①⑥⑦输出*总线空闲状态当CPU不执行总线周期时,总线接口部件不与总线打交道,进入总线空闲周期。此时,CPU内部指令队列已满,且EU单元正在进行有效的内部操作。所以说,总线空操作是总线接口部件对执行部件的等待状态总线空闲周期由一系列T1构成,基本维持前一总线周期时的状态。如果前一个总线周期为写周期,AD15~AD0的数据仍被继续驱动;如果前一个总线周期为读周期,则AD15~AD0在空闲周期处于高阻状态*最大模式下的读总线周期T1T2T3T4一个总线周期无源状态S2~S0CLKAD15~AD0BHE/S7A19/S6~A16/S3S2~S0*ALE*MRDC或*IORC*DT/R*DENA19~A16BHES7~S3浮空A15~A0D15~D0地址输入数据*T1T2T3T4一个总线周期CLK

文档评论(0)

TDCQ123456 + 关注
实名认证
文档贡献者

本人大学毕业。

1亿VIP精品文档

相关文档