- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
1
数字电子技术试卷(09)
一、数制转换(10):
1、(1.01011111)2=()16=()10
2、(10.00)16=()2=()10
3、(0.39)10=()2=()16
4、(+00110B)原码=()反码=()补码
5、(-1101B)原码=()反码=()补码
二、选择填空题(15)
1)、同步计数器是指——的计数器。
a)由同类型的触发器构成。
b)各触发器时钟端连在一起,统一由系统时钟控制。
c)可用前级的输出做后级触发器的时钟。
d)可用后级的输出做前级触发器的时钟。
2)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。
a)10个CP周期和1个CP周期。
b)10个CP周期和2个CP周期。
c)10个CP周期和4个CP周期。
d)10个CP周期和8个CP周期。
3)、若四位同步二进制计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为——。
a)0111b)0110
c)1000d)0011
4)、若四位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是——。
a)0011b)1011
c)1101d)1010
5)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。
a)状态转换图b)特性方程
c)卡诺图d)数理方程
三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10)
(1)、Y=ABCB+ABD+AED
(2)、
四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)
(1)、Y=ABC+AB+AD+C+BD
(2)、Y(A,B,C)=Σ(m0,m1,m2,m4),给定约束条件为:m3+m5+m6+m7=0
2
五、证明下列逻辑恒等式(方法不限)(10)
(1)、AB+B+AB=A+B
(2)、(A+C)(B+D)(B+D)=AB+BC
六、试用四位并行加法器74LS283设计一个加/减运算电路。当控制信号M=0时它将两个输入的四位二进制数相加,而M=1时它将两个输入的四位二进制数相减。允许附加必要的门电路。(74LS283:输入变量A(A3A2A1A0)、B(B3B2B1B0)及CI,输出变量S(S3S2S1S0)及CO)(15)
七、对某同步时序电路,已知状态表如下表所示,若电路的初始状态Q1Q0=00,输入信号波形如图所示,试画出Q1、Q0的波形(设触发器响应于负跳变)(15)。
X
Q1n+1Q+1/ZQ1nQ
0
1
00
01/1
11/1
01
10/0
10/0
10
10/0
11/0
11
01/1
00/1
CP
X
八、在图所示的权电阻网络D/A转换器中,若取VREF=5V,试求当输入数字量为d3d2d1d0=0101时输出电压的大小(15)。
3
数字电子技术试卷参考答案(09)
一、数制转换(10):
1、(1.01011111)2=(1.5F)16=(1.370937)10
2、(10.00)16=(10000)2=(16)10
3、(0.39)10=(0.0110)2=(0.6)16
4、(+00110B)原码=(
文档评论(0)