hi3521a芯片双通道编解码处理器简介.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

Hi3521A

主要特点输入,共支持16xD1/16x960H实时输入

−每个8bit接口支持144/148.5MHz2路720p时分复用输

处理器内核入,共支持8x720p@30fps实时输入

−每个8bit接口支持144/148.5MHz双沿采样实现4路

ARMCortexA7@Max.1.0GHz

−32KBL1I-Cache,32KBL1D-Cache720p时分复用输入,共支持16x720p@30fps实时

−128KBL2Cache输入

−支持NEON/FPU−每个8bit接口支持148.5MHzBT.1120Y/C间插模式输

入,共支持4x1080p@30fps实时输入

多协议编

−每个8bit接口支持通过148.5MHz双沿采样实现2路

H.264Baseline/Main/HighProfileLevel4.2编

MJPEG/JPEGBaseline编

编处理−16bit接口支持148.5MHzBT.1120模式,支持

H.264JPEG多码流编性能:1x1080p@60fps实时输入

−4x1080p@30fpsH.264编码+4xCIF@30fpsH.264编输出接口

码+1x1080p@30fpsH.264+4x1080p@2fpsJPEG−支持HDMI1.4+VGA+CVBS多输出;

编码−HDMI与VGA同源输出

−8x720p@30fpsH.264编码+8xCIF@30fpsH.264编码−HDMI/VGA最高分辨率支持1080p@60fps

+4x720p@30fpsH.264+8x720p@2fpsJPEG编码−一个图形层和一个标清图形层,格式为

−16x960H@30fpsH.264编码+16xCIF@30fpsH.264编ARGB1555、ARGB8888可配置

码+4x960H@30fpsH.264+16x960H@2fpsJPEG−一层硬件鼠标层,格式为ARGB1555、

编码

文档评论(0)

zhishifuwu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档