- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1、用verilog编写3位二进制减法计数器的程序并验证。
module?binary_down_counter3?(
????input?wire?clk,??????//?时钟信号
????input?wire?reset,????//?复位信号
????input?wire?enable,???//?使能信号
????output?reg?[3:0]?count?//?3位计数值输出
);
//?在复位时,将计数值初始化为最大值(全1)
always?@(posedge?clk?or?posedge?reset)
?begin
????if?(reset)?
begin
??????
您可能关注的文档
- Python程序设计基础 课件 第5章 Python异常处理.pptx
- Python程序设计基础 课件 第6章 Python函数.pptx
- Python程序设计基础 课件 第7章 Python高级数据类型.pptx
- Python程序设计基础 课件 第8章 文件和数据格式化.pptx
- Python程序设计基础 课件 第9章 面向对象程序设计.pptx
- Python程序设计基础 课件全套 翟文正 第1--9章 Python语言概述 --- 面向对象程序设计.pptx
- 新能源汽车底盘技术与检修 课程标准.docx
- 系统应用与芯片验证 习题 项目1答案.docx
- 系统应用与芯片验证 习题 项目2答案.docx
- 系统应用与芯片验证 习题 项目3答案.docx
文档评论(0)