机电存储器系统讲课文档.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第1页,共28页。(优选)机电存储器系统第2页,共28页。磁盘、磁带、光盘高速缓冲存储器(Cache)FlashMemory存储器内存储器外存储器MROMPROMEPROMEEPROMRAMROM静态RAM动态RAM按在计算机中的作用分类第3页,共28页。CPU主存储器外存储器存储器系统的层次结构图高速缓冲存储器对存储器系统的要求具备容量大、速度快、成本低的特点。当前存储器系统多层结构组成,如图所示。1、主存储器用来存放计算机运行期间的大量程序和数据,CPU可直接访问,一般由MOS型半导体存储器组成;2、高速缓冲存储器(cache)是计算机系统中的一个高速但容量小的存储器,用来临时存放CPU正在使用和可能就要使用的局部指令和数据。通常用双极型半导体存储器组成;3、外存储器用来存放系统程序和大型数据文件及数据库等。外存储器中的数据和程序必须调到内存中CPU才能执行或调用,所以其特点是:存储器容量大、成本低但存取速度慢,目前主要有磁盘、光盘、磁带存储器。第4页,共28页。随机存储器RAM(RandomAccessMemory)又称读写存储器,指能够通过指令随机地、个别地对其中各个单元进行读/写操作的一类存储器。按照存放信息原理的不同,随机存储器又可分为静态和动态两种。静态RAM是以双稳态元件作为基本的存储单元来保存信息的,因此,其保存的信息在不断电的情况下,是不会被破坏的;而动态RAM是靠电容的充、放电原理来存放信息的,由于保存在电容上的电荷,会随着时间而泄露,因而会使得这种器件中存放的信息丢失,必须定时进行刷新。1.半导体存储器的分类第5页,共28页。只读存储器ROM(Read-OnlyMemory)在微机系统的在线运行过程中,只能对其进行读操作,而不能进行写操作的一类存储器。ROM通常用来存放固定不变的程序、汉字字型库、字符及图形符号等。随着半导体技术的发展,只读存储器也出现了不同的种类,如:可编程的只读存储器PROM(ProgrammableROM),可擦除的可编程的只读存储器EPROM(ErasibleProgrammableROM)和EEPROM(ElectricErasibleProgrammableROM)以及掩膜型只读存储器MROM(MaskedROM)等,近年来发展起来的快擦型存储器(FlashMemory)具有EEPROM的特点。第6页,共28页。(2)存储速度4.主存的技术指标(1)存储容量(3)可靠性主存存放二进制代码的总位数读出时间写入时间存储器的访问时间存取时间TA存取周期TMC通常TMCTA连续两次独立的存储器操作(读或写)所需的最小间隔时间以平均无故障时间来衡量第7页,共28页。(4)功耗功耗是一个不可忽视的问题,它反映了存储器耗电的多少,同时也反映了发热的程度。(5)集成度集成度是指一片数平方毫米的芯片上能集成多少个基本存储电路,每个基本存储电路存储一个二进制位,所以集成度常表示为位/片。(6)性能价格比性能价格比是一个综合性指标,它反映了存储器选择方案的优劣。第8页,共28页。5.2随机存取存储器一、SRAM组成SRAM芯片的构成由存储体、地址译码驱动电路、读写电路和控制电路等组成。1.基本存储单元基本存储单元是存储体的最小组成部件。一个基本存储单元可以存放一位二进制信息,其内部具有两个稳定的且相互对立的状态,并能够在外部对其状态进行识别和改变。2.存储矩阵一个基本存储单元只能保存一个二进制信息,若要存放M×N个二进制信息,就需要用M×N个基本存储单元,它们按一定的规则排列起来,由这些基本存储单元所构成的阵列称为存储体或存储矩阵。3.地址译码器接受来自CPU的地址信号,并产生地址译码信号,以便选中存储矩阵中的一个存储单元,使其在存储器控制逻辑的控制下进行读写操作。第9页,共28页。图5-2SRAM结构示意图第10页,共28页。4.控制逻辑和三态数据缓冲器控制逻辑接收CPU发来的读/写信号及片选信号(ChipSelect),对存储器进行读/写操作。有效的芯片才能操作:若进行读,则被寻址的存储单元的信息通过数据缓冲器出现在数据总线上,供CPU读取;若进行写,则CPU将数据发送到数据总线,经三态数据缓冲器写入到相应的存储单元。第11页,共28页。2114逻辑结构框图?Intel2114芯片的内

文档评论(0)

192****3984 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档