高性能DDR时钟驱动器ICS83841功能概述.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

PRELIMINARY83841

ICS20IT21B,

Integrated

Circuit双倍数据速率同步动态随机存取

Systems,Inc

器:MUX

GENERALDESCRIPTIONFEATURES

ICS83841是一个20位DDRSDRAM2:1MUX,•40低偏移单端DIMM端口

属于ICS的高性能时钟解决方案HiPerClockS系•1SSTL‑2兼容选择输入

列。该器件具有20条主机线路,每条主机线路都可

•最大切换速度:待定

以传输到2个数据端口。主机/数据端口

•输出偏移:TBD

与单端SSTL‑2兼容,器件在2.5V电源下工作。

•ron=待定

•完整2.5V供电模式

输出偏移低且有保证,使ICS83841非常适合需要明确定义的

•0°C至85°C环境工作温度

性能和可重复性的高要求应用。

SIMPLIFIEDSCHEMATICLOGICDIAGRAM

DH0DA0

DB0

DHxDAx或DBx

RPD

DH19DA19

DB19

S

S

您可能关注的文档

文档评论(0)

152****0921 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档