厦门大学《计算机组成原理》2017-2018学年期末试卷.docxVIP

  • 0
  • 0
  • 约4.99千字
  • 约 8页
  • 2026-01-20 发布于江西
  • 举报

厦门大学《计算机组成原理》2017-2018学年期末试卷.docx

2017-2018学年第一学期期末试卷

厦门大学《计算机组成原理》课程期末试卷

软件学院软件工程系2016级

软件工程专业

主考教师:曾文华张海英试卷类型:(A卷)

一、选择题(请从A、B、C、D中选择唯一的一个正确答案,15小题,每小 题1分,共15分;在答题纸填写答案时请写上每小题的对应编号)

1. 在CPU中跟踪指令后续地址的寄存器是。

A.MARB.IR

C.MDRD.PC

2. 有些计算机将一部分软件永恒地存于只读存储器中,称之为。 A.硬件B.软件

C.固件D.辅助存储器

3. 计算机中负责指令译码。

A.算术逻辑单元B.控制单元

C.存储器译码电路D.输入输出译码电路

4. 在三种集中式总线控制中,方式对电路故障最敏感。

A.链式查询B.计数器定时查询

C.独立请求D.链式查询和独立请求

5. 在三种异步通信方式中,方式速度最快。

A.全互锁B.半互锁

C.不互锁D.全互锁和半互锁

6. 在同步通信中,一个总线周期的传输过程是。

A.先传输数据,再传输地址B.只传输数据

C.先传输地址,再传输数据D.只传输地址

7. 所谓三总线结构的计算机是指。

A.地址总线、数据总线、控制总线B.I/O总线、主存总线、DMA总线C.I/O总线、主存总线、系统总线D.片内总线、系统总线、通信总线

8. 存取周期是指。

A.存储器的写入时间B.存储器进行连续写操作允许的最短间隔时间C.存储器的读入时间D.存储器进行连续读或写操作允许的最短间隔时间

9. 主机和I/O设备传送数据时,采用,主机与I/O设备是串行工作的。 A.程序查询方式B.中断方式

C.DMA方式D.以上三种都是

1

10.中断发生时,程序计数器(PC)内容的保护和更新,是由完成的。 A.硬件自动B.进栈指令

C.转移指令D.访存指令

11.在小数定点机中,下述说法正确的是。

A.补码能表示-1B.反码能表示-1

C.原码能表示-1D.原码、补码、反码都能表示-1

12.在程序的执行过程中,Cache与主存的地址映射是由。

A.操作系统来管理的B.程序员调度的

C.硬件自动完成的D.编译器完成的

13.设[x]补=1.x1x2x3x4,当满足下列时,x-1/2成立。 A.x1必须为0,x2~x4至少有一个为1

B.x1必须为0,x2~x4任意

C.x1必须为1,x2~x4至少有一个为1

D.x1必须为1,x2~x4任意

14.在浮点机中,判断补码规格化形式的原则是。 A.尾数的最高有效位为1,符号位任意

B.尾数的最高有效位为0,符号位任意

C.尾数的符号位与最高有效位位相同

D.尾数的符号位与最高有效位位不同

15.为了缩短指令中地址码的位数,应采用方式。

A.立即数寻址B.间接寻址

C.直接寻址D.寄存器寻址

二、填空题(10个空,每一空1分,共10分;在答题纸填写答案时请写上每 个空格的对应编号)

存储程序

1、基于原理的冯?诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指令。

2、层次化存储器结构设计的依据是程序访问的原理。局部性

3、动态RAM依据电容存储电荷的原理存储信息,因此一般在时间内必须刷新一次。2Ms

4、在DMA方式中,CPU与DMA控制器通常采用三种方法来分时使用主存,分别是停止CPU访问主

周期窃取

存、

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档