多功能数字钟的设计及制作.pdfVIP

  • 0
  • 0
  • 约1.27万字
  • 约 21页
  • 2026-02-14 发布于河南
  • 举报

武汉理工大学《电工电子技术》课程设计说明书

多功能数字钟的设计及制作

1.设计分析

本次设计的数字钟具有校时功能。我们需要在先设计一个基本的数字钟,然后

在此基础上增加校时电路。一个基本的数字钟由三个部分组成:秒脉冲产生电路,

计数电路,译码显示电路,然后就是加上校时电路,一个四部分构成了本次设计

的多功能数字钟,其总体方框图如图1-1

译码显示电路译码显示电路译码显示电路

十二进制时计数器六十进制分计数器六十进制秒计数器

是校时电路分校时电路秒脉冲产生电路

图1-1总体方框图

1

武汉理工大学《电工电子技术》课程设计说明书

2.设计内容

2.1秒脉冲产生部分

本设计使用由555定时器构成的多谐振荡器来产生1HZ的信号。虽然此振荡器

没有石英晶体稳定度和精确度高,由于设计简单而成为了设计时的首选。只要在

555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可以

方便地构成多谐振荡器。555定时器是数字脉冲产生的核心芯片,所以在了解其

原理之前,我们需了解555定时器。555定时器逻辑符号如图2-1所示:

图2-1555定时器逻辑符号

2

武汉理工大学《电工电子技术》课程设计说明书

管脚功能如表2-1所示:

表2-1555定时器管脚说明

THTRROUTD

××LL接通

2/3Vcc1/3VccHL接通

2/3Vcc1/3VccH原状态原状态

×1/3VccHH关断

利用上述原理设计的多谐振荡器如图2-2所示:

图2-2秒脉冲电路

根据原理和元件图,结合一阶电路暂态过程的三要素法,可以计算出充放电的时

3

武汉理工大学《电工电子技术》课程设计说明书

间,两者相加即为脉冲周期,脉冲周期的倒数即为脉冲频率。

充电过程的方程式:2/3Vcc=Vcc+(1/3Vcc-Vcc)e(t1/RC)

t1=(R1+R2)C*㏑2=0.7(R1+R2)C

放电过程的方程式:1/3Vcc=0+(2/3Vcc-0)e(t1/RC)

t2=R2*C㏑2=0.7R2*C

脉冲周期为:t=t1+t2=0.7(R1+2R2)C

脉冲频率为:f=1/t=1.43/(R1+2R2)C

令R1=15k,R2=68k,C=0.01F,(其中0.01F的电容的作用是防干扰的)

代入数据,计算得,f=0.94HZ≈1HZ

基本满足实验要求。

2.2计数部分

计数部分的核心芯片是74LS9074LS90是二五十进制异步计数器。它

有两个时钟输入CKA和CKB,其中,CPA和Q0组成一位二进制计数器,CKB和Q1Q2Q3

组成五进制计数器,若将Q0与CKB相连接,时钟脉冲从CK

文档评论(0)

1亿VIP精品文档

相关文档