毕业设计:基于单片机简易的频率计.doc

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘要 1 1.芯片介绍 1 1.1 LM324[1] 1 1.2 AT89S52[2] 1 1.2.1 AT89S52的主要性能 1 1.2.2 AT89S52的功能特性描述 2 1.2.3 AT89S52的引脚功能描述 3 1.2.4 特殊功能寄存器 4 1.2.5存储器结构 7 1.2.6 定时器0和定时器1 7 1.2.7 定时器2 7 1.2.8 中断 8 1.2.9晶振特性 9 1.2.10 Flash编程―并行模式 10 2总体方案设计 11 2.1 设计要点 11 2.2 系统方案 11 3模块设计与实现 12 3.1 显示模块 12 3.2单片机总控制单元: 12 3.3放大整形电路[4] 13 4 软件设计[3] 14 5 测试结果 18 6 总结与体会 19 参考文献 20 附录1:总体电路原理图 21 附录2:元件清单 22 摘要 本次设计的简易频率计,是以AT89S52单片机为控制核心,辅以放大整形电路,显示电路构成的。简易频率计能够根据题目要求能够用位数码管显示,格式为0000。而且具有灵活的现场可更改性在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点 1.芯片介绍 本次课程设计主要用到的芯片有用于整形电路的集成运放LM324和主控芯片AT89S52,下面对这两块芯片作一下详细的介绍。 1.1 LM324[1] LM324 是四运放集成电路,它采用14 脚双列直插塑料封装,外形如图1所示。它的内部包含四组形式完全相同的运算放大器,除电源共用外,四组运放相互独立。每一组运算放大器可用图2所示的符号来表示,它有5个引出脚,其中“+”、“-”为两个信号输入端,“V+”、“V-”为正、负电源端,“Vo”为输出端。两个信号输入端中,Vi-(-)为反相输入端,表示运放输出端Vo 的信号与该输入端的相位相反;Vi+(+)为同相输入端,表示运放输出端Vo 的信号与该输入端的相位相同。LM324 的引脚排列见图3。 图2 运算放大器的符号 图3 LM324的引脚排图 由于LM324 四运放电路具有电源电压范围宽,静态功耗小,可单电源使用,价格低廉等优点,因此被广泛应用在各种电路中。 1.2 AT89S52[2] 1.2.1 AT89S52的主要性能 ??与MCS-51单片机产品兼容 ??8K字节在系统可编程Flash存储器 ??1000次擦写周期 ??全静态操作:0Hz~33Hz ??三级加密程序存储器 ??32个可编程I/O口线 ??三个16位定时器/计数器 ??八个中断源 ??全双工UART串行通道 ??低功耗空闲和掉电模式 ??掉电后中断可唤醒 ??看门狗定时器 ??双数据指针 ??掉电标识符 1.2.2 AT89S52的功能特性描述 AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非易失性存储器技术制造,与工业80C51 产品指令和引脚完全兼容。片上Flash允许程序存储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统可编程Flash,使得AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。AT89S52具有以下标准功能: 8k字节Flash,256字节RAM,32 位I/O 口线,看门狗定时器,2个数据指针,三个16 位定时器/计数器,一个6向量2级中断结构,全双工串行口,片内晶振及时钟电路。另外,AT89S52 可降至0Hz 静态逻辑操作,支持2种软件可选择节电模式。空闲模式下,CPU停止工作,允许RAM、定时器/计数器、串口、中断继续工作。掉电保护方式下,RAM内容被保存,振荡器被冻结,单片机一切工作停止,直到下一个中断或硬件复位为止。其引脚结构图如图4所示。 图4 AT89S52的引脚结构 1.2.3 AT89S52的引脚功能描述 VCC : 电源 GND: 地 P0: P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用。在这种模式下,P0具有内部上拉电阻。在flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。 P1:P1 口是一个具有内部上拉电阻的8 位双向I/O 口,p1 输出缓冲器能驱动4个TTL 逻辑电平。对P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻

文档评论(0)

14576 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档