网站大量收购独家精品文档,联系QQ:2885784924

[信号与系统]存储器课堂练习及答案.doc

[信号与系统]存储器课堂练习及答案.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[信号与系统]存储器课堂练习及答案.doc

存储器练习题 根据图1确定RAM和EPRoM的容量和寻址范围。 图1 图2是某静态RAM的写入时序图。其中R/W是读/写命令控制线,当R/W为低电平时,存储器按给定地址把数据线上的数据写存储器。指出图中写入时序的错误,并画出正确的写入时序图。 图2 答案:写存储器时序信号必须同步。通常,当R/W加负脉冲时,地址线和数据线的电平必须是稳定的;当R/W信号达到逻辑0电平时,数据立即被存储。因此,R/W信号处于低态时,如果数据线改变了数值,存储器将存储新的数据。同样,当R/W处于低态时,如地址线发生了变化,则同样的数据将会存入一个新的地址中。本题中的错误在于在R/W处于低电平时写有效期间,地址线发生了两次变化,数据线发生了一次变化。正确的时序图如图3。 图3 如图4所示用8片2114构成的4K*8的存储器,与8位的处理器相连,2114为1024*4 位的静态RAM芯片。试求 每一组芯片组的地址范围,地址线数目。 4KB RAM的寻址范围。 存储器有没有重叠区? 图4 答案: 由于2114SRAM芯片的容量为1024*4,若组成1024*8的存储器所需芯片数为2片,故芯片组的寻址范围为1024字节;占用地址线数目为10根。为A0~A9。 A15、A14参与译码,4组的范围是: [1]0000H~03FFH,[2]4000H~43FFH,[3]8000H~83FFH,[4]C000H~C3FFH。 (3)由于4KB RAM的存储区不连续。部分译码,有重叠区。 现有16K*1位的动态存储器芯片若干,欲构成64K*8位的存储器。试求: 所需动态RAM芯片片数。 画出该存储器组成的逻辑框图。 答案: (1)组成16K*8的芯片组需要8片RAM芯片,组成64K*8的存储器需要64K/16K=4个芯片,所以共需人32片DRAM芯片。 存储器逻辑图请见图5 图5 用4K*4的EPROM存储器芯片组成一个16K*8的只读存储器。试问: 该只读存储器的数据线和地址线的位数。 根据题意需要多少个4K*4的EPROM芯片? 画出此存储器的组成框图。 答案: 该存储器有14位地址线和8位数据线,其中片内有12位地址线 共需总芯片数为8片。 组成图请见图6。全译码。 图6

文档评论(0)

jz6501 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档