- 1、本文档共22页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科生毕业论文(设计)
8位乘法器的设计
姓 名: 吴小东
指导教师: 华婷婷
院 系: 信息工程学院
专 业: 计算机科学与技术
提交日期: 2010/4/30
目 录
中文摘要………………………………………………………………………………2
外文摘要………………………………………………………………………………3
1.绪论………………………………………………………………………………4
1.1概述……………………………………………………………………………4
1.2 VHDL和MAX+PIUS简介………………………………………………………5
1.3 实验平台……………………………………………………………………6
2.乘法器初步设计…………………………………………………………………7
2.1 设计思想……………………………………………………………………7
2.2乘法器原理……………………………………………………………………7
2.3乘法器设计流程……………………………………………………………8
3. 乘法器具体设计………………………………………………………………9
3.1右移寄存器的设计…………………………………………………………9
3.2 加法器模块的设计………………………………………………………10
3.2.1 4位加法器的设计…………………………………………………10
3.2.2 8位加法器的设计…………………………………………………11
3.3 乘1模块设计………………………………………………………………13
3.4锁存器模块设计……………………………………………………………14
4. 乘法器仿真……………………………………………………………………17
4.1 8位加法器仿真…………………………………………………………17
4.2 乘1模块仿真……………………………………………………………17
4.3 锁存器模块仿真…………………………………………………………18
4.4 8位乘法器仿真 …………………………………………………………18
结束语……………………………………………………………………………19
参考文献………………………………………………………………………… 20
致谢…………………………………………………………………………………21
8位乘法器的设计
吴小东
指导老师:华婷婷
(黄山学院信息工程学院,黄山,安徽 245041)
摘 要:在微处理器芯片中,乘法器是进行数字信号处理的核心,同时也是微处理器中进行数据处理的关键部件)8-bit multiplier design
Wu xiaodong
Director:hua tingting
(College of InformationEngineering,HuangshanUniversity,Huangshan,Anhui,245041)
Abstract:In the microprocessor chip, the multiplier is a digital signal processing core microprocessor is also a key component of data processing, it is already an essential part of the modern computer. This article is on how to use standard hardware description language (VHDL) to complete eight multipliers, as well as how to make the process of a binary bit multiplication operation. The multiplier is composed of eight adder to timing approach in designing eight multiplier, achieved by adding the multiplication-by-shift function, and in MAX + Plus II software tools for simulation, emulation and be displayed.
Keywords: multiplier; standard hardware description languag
您可能关注的文档
- 有机柞蚕蛹虫草微粉胶囊建设项目可行性研究报告.doc
- 220千伏级节能型电力变压器技术改造项目可行性研究报告.doc
- 1000立方果蔬垃圾沼气工程项目实施方案.doc
- 毕业设计(论文)--2×300MW机组火电厂电气部分的设计.doc
- 毕业设计(论文)-- 基于AT89S51单片机的温度控制系统.doc
- 毕业设计(论文)--发电机变压器组保护设计.doc
- 毕业设计(论文)--翻转式钻床夹具的设计与虚拟制造.doc
- 毕业设计(论文)--基于AT89S52单片机的DDS信号发生器设计.doc
- 毕业设计(论文)--基于单片机的智能火灾报警系统.doc
- 毕业设计(论文)--九堡南片区天名杨公村地块B地块项目(相江公寓)预算.doc
文档评论(0)