网站大量收购独家精品文档,联系QQ:2885784924

DDS的原理及镜像频谱分析.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DDS的原理及镜像频谱分析 方锦涛 2011-11-28 1.目的: (1)了解DDS的原理。 (2)分析DDS的镜像频谱 2.DDS的原理 2.1.DDS的概述 直接数字式频率综合器DDS(Direct Digital Synthesizer),实际上是一种分频器:通过编程频率控制字对系统时钟进行分频以产生所需要的频率。DDS 有两个突出的特点,一方面,DDS工作在数字域,一旦更新频率控制字,输出的频率就相应改变,其跳频速率高;另一方面,由于频率控制字的宽度宽(48bit或者更高),频率分辨率高。 图1是DDS的内部结构图,它主要分成3部分:相位累加器(PHASE_ACCMULATOR),相位幅度转换(AMPLITUDE/SINE_CONV.ALGORITHM),数模转换器(D/A_CONVERTER) 图1 DDS的结构框图 2.2.DDS的组成 1、相位累加器:一个正弦波,它的幅度不是线性的,但是它的相位却是线性增加的。DDS就是利用了这一特点来产生正弦信号。如图 2,根据DDS的频率控制字的位数N,把360°平均分成了2N等份。假设系统时钟为Fc,输出频率为Fout。每次转动一个角度360°/2N,则可以产生一个频率为Fc/2N的正弦波的相位递增量。那么只要选择恰当的频率控制字M,使得Fout/Fc= M/2N,就可以得到所需要的输出频率Fout=Fc*M /2N 。 图2 相位累加器原理 2、相位幅度转换:通过相位累加器,我们已经得到了合成Fout频率所对应的相位信息,然后相位幅度转换器把 0°~360°的相位转换成相位相应的幅度值。比如当DDS选择为2Vp-p的输出时,45°对应的幅度值为 0.707V,这个数值则以二进制的形式被送入DAC。这个相位到幅度的转换是通过查表完成的。 3、数模转换器: 的二进制数字信号被送入DAC中,并转换成为模拟信号输出。★注意★DAC 的位数并不影响输出频率的分辨率。输出频率的分辨率是由频率控制字的位数决定的。 3. DDS的镜像频谱分析: 我们已经知道DDS是一个分频器,在提供一个系统主频的情况下,能够输出低于系统主频,分辨率为2N的正弦波。即每一个主频周期,DAC都会输出一个点,而2N /M个点形成输出频率的一个周期。这就相当于以系统时钟的频率对输出时钟进行采样,根据奈奎斯特定律,这就是为什么输出频率要低于系统时钟的50%的原因。 下图3为DDS在300M主频,输出80M频率时的频谱。图4为AD9954(主频为400M)输出80M频率时的频谱(无参考时钟倍频器)。 图3 300M主频,80M输出DDS频谱 图4 AD9954,80M输出时的频谱 上图是理想情况下的DDS输出频谱,实际的DDS的输出还会有更多杂散,在图5可以 看到,实际的频谱会有各种各样的杂散。 图5 4Bit和8Bit DAC输出频率杂散 输出杂散的来源主要来自以下六点: 1、参考时钟引入的噪声(REF_CLOCK_SPURS / NOISE) 参考时钟引入的噪声相对来说比较容易发现,它有三个特点: 第一:输入时钟的杂散会以同样的频偏出现在输出。如图6输入的时钟400MHz,经过100KHz的调制,不管DDS的调频码为多少,输出在频偏100KHz的位置上,都会有杂散。 图6 输入经过100KHz调制的400MHz时钟,DDS的输出频谱 第二:输入时钟的杂散在输出的相噪会随着调频码的变小而减小。如图7,可以看到,参考时钟相同的情况下(300MHz),输出 80MHz 和 5MHz 时相噪不同,他们的差别是20 log(80M/5M)= 24 dB(在较高频偏处,因为受到了噪底的影响,所以差别小于24dB) 图7 输出相噪和输出频率之间的关系 第三:输入时钟的杂散会被倍频功能而放大。ADI的大多数DDS都集成了参考时钟倍频器,即锁相环,如果使用了PLL,参考时钟源中的任何噪声或者杂散都将在 PLL 环路带宽内以20 log(x)关系被放大。x指 PLL 的频率放大倍数。如下图,当参考时钟倍频从5 x变为20 x时,因参考引入的杂散也按照20 log(x)的关系被放大了。 2、相位截短杂散(PHASE_TRUNCATION_SPURS) 相位截短杂散也是可以计算出来的,可以从调频码,相位截断保留的位数和参考时钟频率,算出相位截短引入的杂散,下图是32位的相位累加器,舍弃了后18位,保留了前14位的示意图。 下图是上例的输出频谱图,输出频率旁边226KHz的杂散在预料之中,这个杂散的幅度也是可以被计算出来的,最坏情况为-6×N dB。N为相位截短保留的位数,本例为14,所以可以看到,杂散的幅度大概为-6×14=-84dB。 3、相位幅度转换杂散(PHASE_TO_AMPLITUDE_SPURS)

文档评论(0)

PPT精品 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档