网站大量收购闲置独家精品文档,联系QQ:2885784924

基于单片机的作息时间控制器毕 业 设 计(论 文).doc

基于单片机的作息时间控制器毕 业 设 计(论 文).doc

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
酒 泉 职 业 技 术 学 院 毕 业 设 计(论 文) 2011 级 电气自动化 专业 题 目: 基于单片机的作息时间控制器 毕业时间: 二O一二年六月 学生姓名: 钱玉堂 指导教师: 张万明 班 级: 11电气班 2013 年 6月10日 酒泉职业技术学院 11 届各专业 毕业论文(设计)成绩评定表 姓名 班级 专业 指导教师第一次指导意见 年 月 日 指导教师第二次指导意见 年 月 日 指导教师第三次指导意见 年 月 日 指导教师评语及评分 成绩: 签字(盖章) 年 月 日 答辩小组评价意见及评分 成绩: 签字(盖章) 年 月 日 教学系毕业实践环节指导小组意见 签字(盖章) 年 月 日 学院毕业实践环节指导委员会审核意见 签字(盖章) 年 月 日 摘要:时间是我们每个人每天所接触的,所以对于我们大家谁都不陌生,无论是生活,还是学习,还是工作,大家都是按照一定的时间和规律去做的,所以利用单片机把自动复位电路,显示电路,电源电路,继电器电路,电铃电路连接起来,再通过单片机的编程实现设计要求。单片机作息时间控制系统是利用时间计时处理来做秒计数,当所设置的时间到了,则发出一阵声响,启动继电器,由继电器可以控制放音机开启或关闭 单片机控制作息时间系统的控制器采用单片机AT89C51,显示器采用七个共阳极LED数码管,不仅具有基本时钟功能,而且还可实现多点.多路.电气设备的控制,实现对时间控制的智能化,摆脱了传统由人来控制时间的长短的不便, 关键词: 作息时间控制 80C51 显示器接口芯片 继电器 目 录 一、绪论 2 (一)课题提出的目的及意义 2 (二)设计的任务及要求 2 1.作息时间能控制电铃 2 2.作息时间能启动和关闭放音机 2 二、总体方案设计 3 (一)单片机选型 3 (二)时钟芯片选择 4 (三)显示器接口芯片的选择 4 三、系统控制原理 9 (一)总体设计 9 (二)控制原理 9 1.系统部分 9 2.显示部分 9 四、系统的组成 10 (一)单片机的组成与特点 10 1.各个部分介绍 10 (二) 显示系统 12 1 . LED显示器 12 2.LED显示器的显示方式 13 五、硬件设计 14 (一) 单片机控制部分 14 (二)键盘部分 14 (三)电路各部分详情 14 (四)硬件原理图 17 六、软件设计 19 (一)系统软件设计 19 (二)程序设计及软件流程图 20 (三)软件程序 25 七、系统调试 29 (一)硬件调试 30 (二)软件调试 30 结束语 31 致谢 32 参 考 文 献 33 附件: 34 一 、绪论 (一)课题提出的目的及意义 此课题是用51系列单片机对作息时间控制器的设计。分析了单片机作息时间控制器试验的必要性及试验条件的要求,并着重讲述了其工作原理、结构、硬件以及软件的设计等。该系统利用51系列单片机,来实现对单片机作息时间控制器的设计,能够实现作息时间的基本控制。通过本次设计从而达到进一步理解和运用单片机技术的能力。 CD4511,CD4513,MC14499,8279,MAX7219,74HC164等,它们的功能有:1.CPU接受来自键盘的输入数据,并作预处理;2.数据显示的管理和数据显示器的控制。CD4511是BCD锁存7段译码驱动器b和q,不是很好看。CD4513是BCD锁存7段译码,驱动器(消隐)—D15中,D8—D11四位作为RAM和特殊功能寄存器的地址,D0—D7作为写入显示数据或控制字。与并行数据传送相比,MAX7219串行接收D0—D15并存放到16位串行寄存器中的过程,相当于并行传送中,将并行数据和地址送到数据和地址总线上的过程。数据装载16位接收寄存器将收到的D0—D7位数据写入RAM或特殊功能寄存器是在数据装载信号控制下完成的。图3-8是MAX7219的数据接收装载(写入)时序图,由图可知,LOAD必须在15个CLK下降延前由高变低,在16个CLK同时或之后由低变高(上升延)。在LOAD的上升延,8位数据D0—D7写入以4位二进制数D8—D11位地址的RAM或特殊

您可能关注的文档

文档评论(0)

2749166188 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档