组原课设CMI码解码器设计与实现.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:CMI码解码器设计与实现 院(系):计算机学院 专 业:网络工程 班 级学 号: 姓 名: 指导教师: 完成日期:2011年01月14日 目 录 第1章 总体设计方案 2 1.1 设计原理 2 1.2 设计思路 2 1.3 设计环境 3 第2章 详细设计方案 4 2.1 顶层方案的设计与实现 4 2.1.1创建顶层图形设计文件 4 2.1.2器件的选择与引脚锁定 4 2.2 功能模块的设计与实现 5 2.2.1码位分离模块的设计与实现 5 2.2.2 译码运算模块的设计与实现 6 2.3 仿真调试 6 第3章 编程下载与硬件测试 8 3.1 编程下载 8 3.2 硬件测试及结果分析 8 参考文献 10 附 录(电路原理图) 11 第1章 总体设计方案 1.1 设计原理 CMI码是一种1B2B码(一位信息码,二位码元),即将过来的一位码子用两位码子来表示。当过来“0”码时,编码输出固定的“01”码;当过来的是“1”码时,编码输出“00”或者“11”码,并且交替出现。 译码电路中要有码分离电路,将过来的CMI码流两两分为高位码和低位码,然后进行异或判决,从而得到译码输出。译码电路的原理框图如图1所示。 图1.1 CMI码译码电路原理框图 1.2 设计思路 CMI码译码器的设计主要包含如下2个部分: ①码位分离电路; ②译码运算电路; 在2个部分中分别设计实现相应功能的器件,包括码位分离器、译码运算器等。在连接具体电路时配合相应脉冲和门电路以达到预期效果。CMI码译码器的底层、顶层的设计都采用原理图设计输入方式,经编译、调试后形成*.bit文件并下载到XCV200可编程逻辑芯片中,经硬件测试验证设计的正确性。 设计环境 ·硬件环境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机; XCV200实验板:在COP2000 实验仪中的FPGA 实验板主要用于设计性实验和课程设计实验,它的核心器件是20 万门XCV200 的FPGA 芯片。用FPGA 实验板可设计8 位16 位和32 位模型机。U3 IDT71V016SA 是64Kx16 位存储器能保存大容量的程序。C0-C5 D0-D5 是12 个7 段数码管用于显示模型机内部的寄存器总线数值。A0-A7、B0-B7 是16 个LED 发光二极管用于显示模型机内部的状态例如进位标志零标志中断申请标志等等。K0(0-7)-K4(0-7)是四十个开关用于输入外部信号。 ·EDA环境:Xilinx foundation f3.1设计软件 Xilinx foundation f3.1:是Xilinx公司的可编程器件开发工具,该平台功能强大,主要用于百万逻辑门设计。该系统由设计入口工具、设计实现工具、设计验证工具三大部分组成。设计入口工具包括原理图编辑器、有限状态机编辑器、硬件描述语言(HDL)编辑器、LogiBLOX模块生成器、Xilinx内核生成器等软件。气功能是:接收各种图形或文字的设计输入,并最终生成网络表文件。设计实现工具包括流程引擎、限制编辑器、基片规划器、FPGA编辑器、FPGA写入器等软件。设计实现工具用于将网络表转化为配置比特流,并下载到器件。时设计验证工具包括功能和时序仿真器、静态时序分析器等,可用来对设计中的逻辑关系及输出结果进行检验,并详尽分析各个时序限制的满足情况。 第2章 详细设计方案 2.1 顶层方案的设计与实现 CMI码顶层方案图采用原理图设计输入方式,电路实现基于XCV200可编程逻辑芯片。在完成原理图的功能设计后,把输入/输出信号安排到XCV200指定的引脚上去,实现芯片的引脚锁定。 2.1.1创建顶层图形设计文件 顶层图形文件主要由一个和3-8译码器、异或门、模2除法器封装在一个芯片中的-U21组成的一个完整的设计实体。可利用Xilinx foundation f3.1模块实现顶层图形文件的设计,顶层图形文件结构如图2.1所示 图2.1 CMI译码器整体设计框图 2.1.2器件的选择与引脚锁定 (1)器件的选择 由于硬件设计环境是基于伟福COP2000型计算机组成原理实验仪和XCV200实验板,故采用的目标芯片为Xlinx XCV200软件所包含的逻辑芯片。 (2)引脚锁定 把顶层图形文件中的输入/输出信号安排到Xlinx XCV200芯片指定的引脚上去,实现芯片的引脚锁定,各信号及Xlinx XCV200芯片引脚对应关系如表2.1所示。 图形文件中的输入/输出信号 XCV200芯片引脚 CLK 213 CMI 103 SHUCHU 110 表2.1 信号和芯片引脚对应关系

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档