- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3l卷第 4期 中南民族大学学报 (自然科学版) V01.31No.4
2012年 12月 JournalofSouth—CentralUniversityforNationalities(Nat.Sci.Edition) Dee.2012
一 种基于ADS5232的高速数据采集 电路的设计方法
程耀林
(中南民族大学 电子信息工程学院,武汉 430074)
摘 要 利用高速ADC芯片ADS5232设计了一种实用的高速数据采集电路,其 中ADS5232集成了2个采样通道,
不需要外部提供参考电压 ,简化了PCB设计.2个通道使用同一个时钟 ,可实现同步采样.每个通道的最高采样速
率达到65MS/s,精度为 12bit.采集电路包括 ADC前端、ADS5232和FPGA3个部分,支持单端和差分模拟信号输
入 ,使用FPGA实现高速控制 ,在片内配置RAM作为采集数据的缓冲区,同时可设计接口模块用于跟片外应用电
路的连接.该电路能够实现高速AD、高速控制、高速缓存以及与外部逻辑的高速接口.
关键词 高速数据采集;ADS5232芯片;ADC前端;现场可编程门阵列
中图分类号 TP213 文献标识码 A 文章编号 1672-4321(2012)04-0097-04
ADesignMethodofHighSpeedDataAcquisitionCircuitBasedonADS5232
ChengYaolin
(CollegeofElectronicandInformationEngineering,South—CentralUniversityforNationalities,Wuhan430074,China)
Abstract A practical highspeeddataacquisitioncircuitwasdesignedbasedonhigh—speedADC chipADS5232.Among
thiscircuit,twosamplingchannelswereintegratedintoADS5232,andthechipdidnotneedtoprovideexternalreference
voltage,na dthereforeitcansimplifyPCBdesign.Twochannelsusethesameclock,SOthatthesynchronoussamplingcan
berealized.Thehighestsamplingrateofeachchannelreaches65MS/sandtheaccuracyis12bit.Thedataacquisition
circuitconsists ofthreeparts including ADC frontend,ADS5232 and FPGA ,which support single—end signal nad
differencesignalanalog inputs,FPGA isused to realizehigh speed controland to desing theinterfacewith external
applicationcircuitofrconnectionandtheRAM onchipisconfiguratedasdatabuffer.ThiscircuitCna realizehighspeed
AD,control,cacheandinterfacewithexternal logic.
Keywords high—speedDataAcquisition;ADS5232chip;ADC frontend;FPGA
对于高清图像、高清视频应用设备以及对测量 控制.而ADS5232的采样速度决定了它使用 FPGA
带宽和精度有一定要求的测量仪器而言,需要选择 来控制非常合适.
有一定精度的高速ADC芯片来完成模拟信号的采
原创力文档


文档评论(0)