基于74160计数器的电子时钟的研究与开发.docVIP

  • 17
  • 0
  • 约2.54千字
  • 约 15页
  • 2017-09-08 发布于浙江
  • 举报

基于74160计数器的电子时钟的研究与开发.doc

基于74160计数器的电子时钟 设计报告 学院: 专业:电子信息科学与技术 姓名: 学号: 设计目的 在了解数字钟的原理的前提下,运用刚刚学过的数电知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用及其使用方法。由于数字电子钟包括组合逻辑电路和时序电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,从而实现理论与实践相结合电子线路知识的整合和电子线路设计能力的训练,并为后继课程的学习和毕业设计打下一定的基础。设计一种,1)时的计时要求为12和24进制两种方式,分和秒的计时要求为60进制。 (2)准确计时,以数字形式显示时间,分小时,分钟和秒分别用两个七段显示来显示。 (3)可以校正时间,两个校时按键,分别校正小时和分钟。 设计方案 数字时钟电路是一个典型的数字电路系统,其由时,分,秒计数器以及校时和显示电路组成。本次设计利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路。 具体设计流程可分为:用MAX+plus II完EPM7128SLC84-6内部功能的设计;显示电路的设计,和开关的设计;用DXP完成时钟电路硬制板的制作。 整体思想如图: 一 EPM7128SLC84-6内部电路设计 时钟起振电路给数字钟提供一个频率稳定准确的方波信号,可保证数字钟的走时准确及稳定。不管是指针式

文档评论(0)

1亿VIP精品文档

相关文档