设计制作电子时钟.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计制作简易数字钟 一、设计要求 设计一振荡源,用于产生1Hz的脉冲信号; 能完成从00时00分00秒到23时59分59秒走时,并实时显示时、分、秒; 具有手动校时、校分、校秒功能。 发挥部分:具有正点报时功能。要求在59分58秒开始报时,持续5秒钟。 二、总体设计方案方案选择 数字钟实际上是由一个对标准频率(1HZ)进行计数的计数电路为主要部分构成的。由 于计数的起始时间不可能与标准时间 (如北京时间) 一致, 故需要在电路上加一个校时电路, 同时标准的 1HZ 时间信号必须做到准确稳定。通常使用石英晶体振荡器电路来构成数字钟 的标准时间基准信号。数字钟的组成框图如下图所示。 数字钟计时周期是 24,因此必须设置 24 计数器,秒、分、时由七段数码管显示。为使数字钟走时与标准时间一致,校时电路是必不可少的。 设计中采用控制校时用秒脉冲先后对“时” “分” “秒”计数器进行校时操作 2、数字钟的构成 (1)数字钟的构成:振荡器、分频器、计数器、译码器、LED数码管显示器等几部分。’触发器及与门和或门及蜂鸣器组成报时电路。 (2)数字钟的时、分、秒实际上就是由一个 24 进制计数器(00-23) ,两个 60 进制计数 器(00-59)级联构成。设计数字钟实际上就是计数器的级联。 (3)芯片选型:由于24进制、60进制计数器均由集成计数器级联构成,且都包含有基本的十进制计数器,从设计简便考虑,芯片选择十进制计数器 74LS。 3、元器件列表: 型号 74LS0074LS04、74LS08、74LS21、74LS32、74LS47、74LS74、74LS86、74LS390、CD4068、CD4060、CD4511。晶体管8050、510欧姆电阻、LED、轻触开关、自锁开关、蜂鸣器、10p电容、晶振32768、10M电阻。 三、系统工作原理↑ 1 1 1 1 0 1 1 ↑ 1 0 1 1 1 0 1 ↑ 1 1 0 1 1 1 0 ↑ 1 1 1 0 1 1 1 x 0 x x x 1 1 1 按键SS1的作用是产生手动校时信号,用于手动校时。 图3 秒脉冲及1024Hz信号产生电路 电路采用32768Hz晶振,经CD4060分频后输出2Hz信号,再由74LS74组成的D触发器对2Hz信号分频产生所需的1Hz秒脉冲信号。从CD4060的5脚输出的1024Hz信号用于驱动整点报时电路中的蜂鸣器。 3、显示部分 显示部分由图1中的BCD译码电路和下图中的数码管组成。由于所买器件的限制,译码器的时和分译码采用CD4511,秒译码采用74LS47。对应的,数码管使用四个共阴数码管和两个共阳数码管。译码器的输出接510欧姆限流电阻至数码管。对于小时的显示,当数值不足10时,由于两个与门的输出为零,可将高位不需显示的0灭掉。 图4 显示部分 整点报时电路 整点报时电路原理:采用T’触发器。在此之前U13C输出低电平,当计数至59分58秒时,U13C输出一高电平,对应的,US9的CLK输入端有一上升沿,从而触发器输出反转为高电平,打开UiB与门,蜂鸣器在1Hz和1024Hz信号的驱动下,有规律地鸣响。当计数为00分03秒时,U13C输出一高电平,CLK再次出现一上升沿,输出反转为低电平,蜂鸣器关闭,从而实现整点5秒报时功能。其中自锁开关SQ可控制蜂鸣器的开关,在不希望整点报时时关闭报时功能。由于74芯片输出为高点平时的拉电流很小,不能直接驱动蜂鸣器,故还需加入一晶体管8050对输出扩流。 图5 整点报时电路 四、制板及元件的安装调试 由于元件多,而且大多是芯片,加之数码管的布线困难,在第一次PCB布板失败后,我将原理图分为了三个部分——主计数部分、校时控制和信号产生部分及显示部分。由于连线复杂,制作前两个部分时PCB采用了双面板。 制板后,焊接元件,由于元件多,而且过孔也多,焊接之后初次调试不成功,连基本的计数功能都不能实现。我又用了几乎一天的时间来差错,共查出在顶层的三处漏焊。用导线连接后,可以正常计数显示和报时。 原理图设计失误:绘制原理图时误将74LS390的清零认为是低电平有效,从而导致对结果的手动清零功能未能实现,当按下主计数部分左侧的按键时,计数器的计数功能成为100进制计数器。从理

文档评论(0)

mx597651661 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档