的设计和分析自适应处理器.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计和分析的自适应处理器 TAKANO,三洋大规模集成电路设计系统软有限公司。 一个新的computationmodel称为缓存(缓存架构ConfigurableHardware引擎) 在这篇文章中。该模型不需要一个专用的主机处理器及其软件利用重构。自动重新配置应用working-set datapaths内执行。缓存模型有很多副作用;缓存、资源分配和部署位置和路由和碎片整理,处理数组本身和一个专用寄存器称为working-set注册文件。模型旨在减少三个主要工作负载:(1)处理器和应用程序设计工作负载,(2)运行时资源管理和调度工作负载,和(3)重新配置负载。在 为了减少这些工作负载,处理器体系结构无疑是不同于传统的计算模型及其微处理器体系结构。有三个主要的思想构建计算系统:(1)收发器working-set modelmainly为了控制流的加载和存储,即控制交通量引入管理费用,(2)一个芯片上的僵局主要是为了管理资源和属性模型 不断配置相应datapaths working-set窗口,(3)缓存内存技术为这些模型工作,相当于working-set窗口机制,和缓存内存的过程相当于资源请求、获取和释放死锁的属性。 第一个模型集中到流媒体应用程序,例如向量和矩阵运算,过滤器,等等,这需要粗粒度的操作,如整数操作c语言。关于性能相比需求方,来自不断的在不同的规模的应用程序吞吐量。此外,扩展模型中,我们称之为Instantmodel datapath公司的自动生成实例,优于需求方。这论文展示了其计算模型、体系结构、底层设计和分析基本特征的执行。 类别和SubjectDescriptors:C.1.2[ProcessorArchitecture]:多个数据流体系结构- 数组和向量处理器一般条款:设计、管理额外的关键词和短语:可重构体系结构、运行时重新配置,运行时管理,流处理、设计和分析工作集模型芯片,芯片,死锁属性模型 堆栈结构 ACM参考格式: Takano,s . 2012。设计和分析的自适应processor.ACMTrans。Reconfig。工艺。1系统。5日,第五条(2012年3月),34页。 DOI = 10.1145/2133352.2133357 /10.1145/2133352.2133357 1。介绍 微处理器是演变成类似于fpga many-core处理器,与概念层次粒度many-core处理器之间唯一的区别和一个FPGA。这就引入了many-core处理器和fpga的主要问题。硅半导体技术的改进提供了一个更大的预算 相同的芯片尺寸缩小设计规则和设计空间扩大。这是众所周知的摩尔定律(摩尔1995年)。然而,这种收缩了 努力使数字或许可的副本部分或全部个人或教室使用的这项工作 没有提供拷贝不了费用或分布式的利润或商业优势和此通知副本显示在第一页或初始屏幕显示连同完整的引用。版权的组件拥有的这项工作比ACM必须尊敬别人。抽象与信用是允许的。复制否则,再版,张贴的服务器上,重新分配列表,或使用的任何组件之前工作在其他工作需要特定的权限和/或费用。权限可能要求出版物、ACM,Inc .,2佩恩广场,701套房,纽约,美国纽约10121 - 0701,传真+ 1(212)869 - 0481,或发邮件至permissions@。c 2012 ACM 1936 - 7406/2012/03 art5 10.00美元DOI 10.1145/2133352.2133357 /10.1145/2133352.2133357 ACM交易可重构技术和系统,5卷,1号,第五条,出版时间:2012年3月。 2 sTakano更多wire-delay金属互连层[Matzke 1997]。此外,片装和off-chip带宽差距增加了。需要大量的周期访问外部主内存,这是一个memory-wall[沃尔夫和麦基1995]。这可以被看作是一个机会来改变目前的架构。 先前的研究[Kozyrakis 1999;纳et al . 2001]检查芯片上多个内存银行(MMBs)。为了执行并行执行,这样的记忆银行必须在相对较短的同时访问延迟。大规模的单处理器会降低其复杂性的可伸缩性,其中的设计参数问题的宽度和指令窗口大小(Palacharla et al . 1997年)。而不是一个单一的大规模的处理器,chipmultiprocessor(CMP)讨论[哈蒙德et al。1997]。多核小指令宽度有更好的之间的权衡问题应用程序的并行性和处理器的并行性,以适应应用程序计算机系统有效[Olukotun et al . 2007]。今天,数以万计的处理器和地方的记忆芯片可以放在[Wentzlaff et al . 20

文档评论(0)

baihuamei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档