PCB Layout 中走线策略.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCB Layout 中的走线策略 布线 (Layout)是 PCB设计工程师最基本的工作技能之一。 走线的好坏将直接影响到整个系统的性能,大多数高速的 设计理论也要最终经过 Layout 得以实现并验证,由此可 见,布线在高速 PCB设计中是至关重要的。下面将针对实 际布线中可能遇到的一些情况,分析其合理性,并给出一 些比较优化的走线策略。主要从直角走线,差分走线,蛇 形线等三个方面来阐述。 1. 直角走线 直角走线一般是 PCB布线中要求尽量避免的情况,也几乎 成为衡量布线好坏的标准之一,那么直角走线究竟会对信 号传输产生多大的影响呢?从原理上说,直角走线会使传 输线的线宽发生变化,造成阻抗的不连续。其实不光是直 角走线,顿角,锐角走线都可能会造成阻抗变化的情况。 直角走线的对信号的影响就是主要体现在三个方面:一是 拐角可以等效为传输线上的容性负载,减缓上升时间;二 是阻抗不连续会造成信号的反射;造成阻抗的不连续.三是 直角尖端产生的 EMI。 传输线的直角带来的寄生电容可以由下面这个经验公式来 计算: C=61W(Er)1/2/Z0 在上式中,C 就是指拐角的等效电容(单位:pF),W 指走 线的宽度(单位:inch),εr指介质的介电常数,Z0 就是 传输线的特征阻抗。举个例子,对于一个 4Mils的 50欧姆 传输线(εr为 4.3)来说,一个直角带来的电容量大概为 0.0101pF,进而可以估算由此引起的上升时间变化量: T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps 通过计算可以看出,直角走线带来的电容效应是极其微小 的。 由于直角走线的线宽增加,该处的阻抗将减小,于是会产 生一定的信号反射现象,我们可以根据传输线章节中提到 的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据 经验公式计算反射系数: ρ=(Zs-Z0)/(Zs+Z0) 一般直角走线导致的阻抗变化在7%-20%之间,因而 反射系数最大为 0.1左右。而且,从下图可以看到,在W/2 线长的时间内传输线阻抗变化到最小,再经过 W/2时间又恢 复到正常的阻抗,整个发生阻抗变化的时间极短,往往在 10ps 之内,这样快而且微小的变化对一般的信号传输来说 几乎是可以忽略的。 很多人对直角走线都有这样的理解,认为尖端容易发射或接 收电磁波,产生 EMI,这也成为许多人认为不能直角走线的 理由之一。然而很多实际测试的结果显示,直角走线并不会 比直线产生很明显的EMI。也许目前的仪器性能,测试水平 制约了测试的精确性,但至少说明了一个问题,直角走线的 辐射已经小于仪器本身的测量误差。 总的说来,直角走线并不是想象中的那么可怕。至少在GHz 以下的应用中,其产生的任何诸如电容,反射,EMI 等效应 在 TDR测试中几乎体现不出来,高速PCB设计工程师的重点 还是应该放在布局,电源/地设计,走线设计,过孔等其他 方面。当然,尽管直角走线带来的影响不是很严重,但并不 是说我们以后都可以走直角线,注意细节是每个优秀工程师 必备的基本素质,而且,随着数字电路的飞速发展,PCB工 程师处理的信号频率也会不断提高,到10GHz 以上的 RF设 计领域,这些小小的直角都可能成为高速问题的重点对象。 2. 差分走线 差分信号(Differential Signal)在高速电路设计中的应 用越来越广泛,电路中最关键的信号往往都要采用差分结 构设计,什么另它这么倍受青睐呢?在 PCB设计中又如何能 保证其良好的性能呢?带着这两个问题,我们进行下一部分 的讨论。 何为差分信号?通俗地说,就是驱动端发送两个等值、反相 的信号,接收端通过比较这两个电压的差值来判断逻辑状态 “0”还是“1”。而承载差分信号的那一对走线就称为差分 走线。 差分信号和普通的单端信号走线相比,最明显的优势体现在 以下三个方面: a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外 界存在噪声干扰时

文档评论(0)

baihuamei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档