- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章 微处理器 第二章 微处理器 §2.1 微机简化模型 通过简化的微机模型,来学习计算机的基本工作原理. §2.1 微机简化模型 §2.1.1 预备知识 一、寄存器 二、算术逻辑单元 三、三态输出电路 四、总线结构 五、存储器 §2.1.2 微机简化模型的组成 §2.1.3 模型机的运行过程 二、简化模型机的运行过程---T0(第1个CLK) 二、简化模型机的运行过程---T1(第2个CLK) 二、简化模型机的运行过程---T2(第3个CLK) 二、简化模型机的运行过程---T3(第4个CLK) 二、简化模型机的运行过程---T4(第5个CLK) 二、简化模型机的运行过程---T5(第6个CLK) 二、简化模型机的运行过程小结 6个时钟周期 T0:Ep=1,Lm=1 T1:Li=1,Er=1 T2:Cp=1 T3:Lm=1,Ei=1 T4:Er=1,La=1 T5:空闲 §2.1.4 指令系统 指令系统就是用来编制计算程序的一个指令集合 §2.2 处理器的功能结构 §2.2 处理器的功能结构 §2.2.2 8086微处理器的功能结构 §2.2.2 8086微处理器的功能结构 1、执行部件EU(Execution Unit) §2.2.2 8086微处理器的功能结构 2、总线接口部件BIU(Bus Interface Unit) §2.2.3 Pentium微处理器的功能结构 §2.2.3 Pentium微处理器的功能结构 1、总线接口部件BIU(Bus Interface Unit ) DB:64位 (但CPU是32位的) AB:32位 CB:若干 最终体现在外部引脚及总线时序上。 §2.2.3 Pentium微处理器的功能结构 2、分段分页部件 就是存储管理单元MMU(Memory Manage Unit) 实现复杂的存储器访问管理。 将程序指令中的虚地址映射到内存实际的物理地址上。 16位CPU只有分段管理功能,而没有分页管理功能,因此不能实现虚拟存储。 拥有分段及分页管理的CPU才能实现虚拟存储。 §2.2.3 Pentium微处理器的功能结构 3、U流水和V流水 (1)类似拥有8086的2套EI。 (2)构成超标量流水线结构。 (3)每条流水线都有自己的ALU,指令译码,地址生成、指令执行和回写。 (4)U流水线可执行所有指令,而V流水只能执行整数指令和一条异常指令。 §2.2.3 Pentium微处理器的功能结构 4、高速缓存Cache (1)容量小。(8K或16KBytes) (2)速度快。(与CPU速度一致,而存储器则低一个数量级) (3)是RAM(Random Access Memory),可读可写。 (4)在Pentium中,分指令Cache和数据Cache. §2.2.3 Pentium微处理器的功能结构 5、指令预取部件 (1)每次从代码Cache取两条指令,分别送给U流水线和V流水线。 (2)如果所需指令不在Cache,则启动总线操作,从存储器读取指令。 §2.2.3 Pentium微处理器的功能结构 6、指令译码器 指令译码后送给CON,进行执行。 §2.2.3 Pentium微处理器的功能结构 7、浮点处理部件FPU (1)进行浮点运算,是 MMX(MultiMedia eXtention )及 SSE(Streaming SIMD Extention) 指令 实现的硬件基础。 (2)内含专用的加法器、乘法器和除法器。 §2.2.3 Pentium微处理器的功能结构 8、分支目标缓冲器Branch Target Buffer 动态预测程序的分支操作,以保证流水线的指令预取步骤不会空置。 §2.2.3 Pentium微处理器的功能结构 9、控制ROM及控制部件 控制ROM存放微指令。控制部件是使用微指令而不是硬布线实现的。 §2.2.3 Pentium微处理器的功能结构 10、寄存器组 程序数据的暂存地点。 对编程者而言,主要使用寄存器对数据进行各种处理。 §2.2.3 Pentium微处理器的功能结构 Penti
文档评论(0)