运算器组成实验1.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 运算器组成实验 一、实验目的 1.掌握运算器(ALU)的工作原理。 2.熟悉74LSl8l运算器的组合功能。 3.按给定数据,完成几种指定的算术运算和逻辑运算。 二、实验线路 运算器组成如下图所示。 三、实验原理 运算器实验在主板的运算器单元电路上进行。控制信号、数据、时序信号均由逻辑开关电路和时序生成电路提供。SWl开关产生8位二进制数据,并发送至总线。DR1、DR2为运算暂存器,LDDRl、LDDR2为暂存器的输入控制信号。当其有效时,按P0键把总线数据送至暂存器DR1和DR2。选择S3一S0、M、/CN信号,可实现ALU的算术/逻辑操作。/ALU-BUS信号有效时把运算结果送至总线。实验时不用用户连线,只需根据表l设置控制信号,按步骤进行实验。 四、实验步骤 1.预置下表的逻辑按键状态(本次实验中下表状态不变,表中-B即-BUS)。 SW3 DP TJ LDAR /CE LDPC /PC-B /R0-B /R1-B /R2-B LDR0 LDR1 LDR2 LDIR f0 1 1 0 1 0 1 1 1 1 0 0 0 0 上述控制信号的预置选取了时钟信号f0(250KHz),设置了单步操作方式,关闭了一些与本次实验无关的信号。 2.实验步骤按表l进行。实验时,对表中的逻辑按键进行操作,使它置l或清0。在对暂存器存数时,先设置LDDRi有效,再由SW1输入数据,然后在P0脉冲(产生T’4信号)作用下,数据存入暂存器。表中带X的为不确定的随机态,不会影响运算器操作。D7~Do数据总线上接有发光二极管指示灯,以显示总线数据值。 表中只列出了实验的部分步骤即4种算术/逻辑操作。(74LS181的全部运算功能见74LS181功能表)。表中的↑符号表示单脉冲P0,无↑处表示不需P0脉冲。 表1。运算器实验步骤及显示结果表。

文档评论(0)

海川电子书城 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档