第9章 MCS-51单片机单片机系统扩展.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 单片机原理及其接口技术 主目录 上一页 下一页 结 束 教学目标 9.1 AT89C51最小应用系统 9.2 AT89C51单片机的外部扩展性能 9.3 程序存储器的扩展 9.4 数据存储器的扩展 9.5 I/O口的扩展 本章小结 思考题与习题 第9章 AT89C51单片机系统扩展 9.1 AT89C51最小应用系统 单片机 复位 电路 时钟 电路 三总线 外设 接口 最小应用系统组成 VCC EA RST XTAL1 XTAL2 +5V P0口 P2口 P3口 P1口 AT89C51 9.2 AT89C51单片机的外部扩展性能 AT89C51外部扩展性能 AT89C51 (VCC/GND) 9.3 程序存储器的扩展 9.3.1 外部程序存储器的扩展原理 AT89C51 AT89C51存储器扩展原理 地址 锁存器 9.4 数据存储器的扩展 9.4.1 并行传送外部数据存储器的扩展方法 并行数据存储器的扩展方法与程序存储器扩展方法类似,主要在于控制线连接的不同。程序存储器的读信号线由单片机的PSEN引脚控制,而数据存储器的读写信号线分别由单片机的RD、WR控制。 AT89C51扩展单片6116数据存储器 AT89C51 74LS373 P0 GE RD WR P2.2 P2.1 P2.0 6116 A7~A0 D7~D0 OE WE A10 A9 A8 GND GND OE Vcc EA ALE CE 如果系统只扩展一片数据存储器,该存储器的片选信号线CE可以直接接地;如果扩展多片,则亦有线选法与译码法两种连接方法。 9.5 I/O口的扩展 1.单片机与I/O设备的关系: 9.5.1 I/O接口概述 AT89C51 单片机与外设的连接框图 9.5.2 简单I/O口的扩展 ALE 89C51 RD P0 WR P2.0 7 4 L S 2 7 3 ≥1 CP Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 CLR D0 D1 D2 D3 D4 D5 D6 D7 ≥1 7 4 L S 2 4 4 1G 1A1 1A2 1A3 1A4 2A1 2A2 2A3 2A4 2G 1Y1 1Y2 1Y3 1Y4 2Y1 2Y2 2Y3 2Y4 +5V GND 输入缓冲,输出锁存 LOOP: MOV DPTR,#0FEFFH ;输入输出口地址 MOVX A,@DPTR ;读入按键状态 MOVX @DPTR,A ;输出到LED灯 AJMP LOOP AT89C51扩展I/O口与片外RAM统一编址,对扩展I/O口的读写操作通过片外数据传送指令MOVX进行。 P2.0为0,其他地址当1处理,则输入、输出口地址均为FEFFH。 8255A具有3个8位并行I/O口, 称为PA口、PB口和PC口。其中PC口又分为高 4 位和低 4 位, 通过控制字设定可以选择三种工作方式: ① 基本输入/输出; ② 选通输入/输出; ③ PA口为双向总线 9.5.3 可编程I/O口的扩展 AT89C51与8255A 的接口电路 图7.27 8255A 与 AT89C51连接图 AT89C51 8255A 本章小结 1、并行扩展总线基本概念 (1)熟悉并行扩展3个组成部分,理解低8位地址总线为什么必须由74LS373锁存器输出;P0口如何完成低8位地址和数据分时传送。 (2)了解并行扩展ROM、RAM的容量,理解扩展I/O口与片外RAM统一编址。 (3)理解并行扩展寻址方式线选法和译码法的优缺点,掌握线选法的应用(线路连接和确定扩展芯片地址范围)。 2、理解并行扩展E2PROM典型连接线路的原理和

文档评论(0)

hong333666 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档