20110105SOPC技术实验大纲.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《SOPC技术》实验5110388 课程名称:SOPC技术 课程英文名称:SOPC Technology 课程所属单位:计算机与信息工程系计科教研室 课程面向专业:计科,网络工程 课程类型:选修课 学分:2 实验学时:12 应开实验项目个数:6 二、课程性质与目的 本课程是电子信息计算机类专业选修课,重点放在基本概念和基本方法上, 实验课为非独立设课。本课程的任务是:通过课堂教学和学生实际课程设计实验的锻炼,使学生掌握EDA技术、SOPC技术相关的基本知识,掌握现代数字系统的设计思想和方法,并具有动手设计简单电子系统的能力。完成本课程的学习后可完成简单集成电路系统的设计。也可结合单片机、嵌入式系统等课程共同完成较为复杂的电子系统的设计实现。”USB-Blaster”通信,在NiosII的Console窗口中显示字符。 主要仪器设备:GW48 EDA/SOPC,DE2-70,PC机 实验2:基于SOPC的7段LED数码管实验(3学时,设计性实验,必作) 2.1基本要求:学习使用SOPC定制NiosII系统的硬件开发过程,NiosII IDE编写简单应用 程序的软件开发流程,了解NiosII,On-chip Memory, PIO核内部结构及原理,掌握使用基 于SOPC技术软硬件开发技术。 2.2主要内容: 设计一个能够根据开发板上的键值(SW[15:0])点亮相应的4个7段LED数码管。本实验通过使用SOPC builder定制一个只含cpu 、On-chip Memory 、PIO核的NiosII硬件系统,使用NiosII IDE 编写应用程序,编译完成软件开发。 主要仪器设备:GW48 EDA/SOPC,PC机 实验3 基于SOPC的16X2LCD显示实验(3学时,设计实验,选作) 3.1基本要求:学习使用SOPC定制NiosII系统的硬件开发过程,NiosII IDE编写简单应用 程序的软件开发流程,了解NiosII,On-chip Memory, LCD核内部结构及原理,掌握使用基 于SOPC技术软硬件开发技术。 3.2实验内容 本实验通过使用SOPC builder定制一个只含cpu 、lcd 、sdram 、JTAG UART核的NiosII硬件系统,使用NiosII IDE 编写应用程序,编译完成软件开发。通过开发板上提供的16X2LCD屏,将程序 下载,并显示图形字符。 主要仪器设备:GW48 EDA/SOPC,PC机 实验4 基于SOPC的Flash使用及配置实验(2学时,验证性实验,选作) 4.1基本要求:学习使用SOPC定制NiosII系统的硬件开发过程,NiosII IDE编写简单应用 程序的软件开发流程,了解NiosII、Flash Memory 、SDRAM Controller 、LCD核内部结构 及原理,掌握使用基于SOPC技术软硬件开发技术。学习烧写Flash。 4.2实验内容: 本实验通过使用SOPC builder定制一个只含cpu 、lcd 、sdram 、JTAG UART核的NiosII 硬件系统,使用NiosII IDE 编写应用程序,编译完成软件开发。最后用QuartusII分配引脚, 编译,先把sof文件下载到FPGA中,然后把pof文件烧写到Flash中。 主要仪器设备:GW48 EDA/SOPC,PC机 实验5基于SOPC的定时器实验(3学时,设计性实验,必作) 5.1基本要求:熟悉SOPC定制NiosII系统的硬件开发过程,NiosII IDE编写简单应用 程序的软件开发流程,了解NiosII、Flash Memory 、SDRAM Controller 、LCD核内部结构 及原理,掌握定时器的使用。 5.2主要内容: 本实验通过使用SOPC builder定制一个只含cpu 、lcd 、sdram 、JTAG UART核的NiosII硬件系统,使用NiosII IDE 编写应用程序,编译完成软件开发。通过开发板上提供的16X2LCD屏,将程序 下载,并显示图形字符(可直接利用实验3的结果)。在LCD屏上利用间隔定时器Interval timer实现较长字符在LCD屏上滚动显示的效果。 主要仪器设备:GW48 EDA/SOPC,PC机 实验6:基于SOPC的自定义外设实验(3学时,设计实验,必作) 6.1基本要求:熟悉SOPC定制NiosII系统的硬件开发过程,NiosII IDE编写简单应用 程序的软件开发流程,了解NiosII、Flash Memory 、SDRAM Controller 、LC

文档评论(0)

hong333666 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档