VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介.docVIP

VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
VHDL仿真,Verilog HDL仿真入门--ModelSim使用简介 学硬件描述语言当然得实践,就得用软件仿真。入门其实就是讲下仿真软件怎么用,是很简单的一件事,但是对于刚学的人来说可能有点无从下手。我之前就有点迷茫,所以写这个入门当自己的笔记,也希望能给自学的新手有所帮助。 仿真VHDL和Verilog HDL并没有什么区别,一般的软件两种语言也都支持,仿真的步骤和方法也都是一样的。 常用的软件有Model Sim和Quartus II。 Quartus II功能很强大!实际的工作经常用它,它提供了功能仿真和时序仿真两种方式,但是作为学习HDL 并不方便,因为它compile编译的时候很慢,对于复杂的逻辑更是要很长时间。好的一点是,Quartus II编译后可以清楚的看到它使用了芯片的多少资源,各信号不同的延时等等。另外,Quartus II编译后也可以调用第三方的仿真工具,如Model Sim进行仿真。 而Model Sim只完成逻辑功能的仿真,并不考虑具体使用什么器件,学习HDL或者设计逻辑的时候compile一次所用的时间很短,便于调试找出逻辑的错误。所以初学仿真推荐使用Model Sim。本文也只讲下用Model Sim仿真逻辑的方法。 以下部分基本是参照软件帮助简写的,只是原来是英文的而且说的比较繁琐一些,也更详细内容更多。详见Model Sim菜单Help--SE PDF Documentation--tutorial。 仿真有两种方法。一种是Basic Simulation,就是直接建立库,然后编译源文件。另一种是通过建立Project来仿真,建立Project时软件会为它建立一个库,然后的仿真是一样的。 Basic Simulation的流程图如下 下面详细写一个例子的步骤 1. 建立库。选择菜单FileNewLibrary。建立新库就选a new library and a mapping to it,library name 和library physical name 都填work(当然其它名也行)。如下图。 ??? 确定后,在Work Space区的Library选项卡里就能看到新建的库work。 2. 编译VHDL或Verilog HDL源文件。 选择菜单CompileCompile,在弹出的窗口中打开Model Sim安装文件夹下的 /modeltech/examples/tutorials/vhdl/basicSimulation/ (里面是软件自带教程的例子逻辑,Verilog HDL对应的例子在/examples/tutorials/verilog/basicSimulation里)。将里面的counter.vhd和tcounter.vhd一起选中,点击Compile,然后点击Done关闭弹出窗口。 ??? 这两个源文件就编译好了,在Work Space区里的Library卡里可以看到库work下出现了两个编译完成的entity(或module),如下图。 3.?? 仿真。在Work Space区的library选项卡中,展开库work前的加号,双击test_counter,载入到仿真。 ???? ???? 这时Work Space区中新增了一些选项卡,弹出了Objects面板。 ??? 选择菜单ViewDebug WindowsWave调出波形窗口。 在Work Space面板的Sim选项卡中右击test_counter,选择AddAdd to Wave。在波形窗口的列表里就能看到被添加到波形仿真的信号。 ??? 开始仿真。点击工具栏上的Run按钮 ,就看到了计数器各信号的波形。 ??? 默认仿真100ns。 ??? 如果点击Run All按钮 则会一直仿真下去,知道点击Break按钮 或在代码中遇到断点。 ??? 设置断点的方法是在代码文件的行号上单击,会出现红点。再单击变黑则断点无效。 ??? 要重新仿真,可以单击工具栏上的Restart 按钮,在弹出的窗口中可以设置要保留的内容然后单击Restart。 ??? 这些仿真涉及的按钮命令都可以在菜单Simulate中找到,仿真结束最后不要忘了选择菜单SimulateEnd Simulate。 Project Simulation流程图如下 ??? 同样是计数器的例子。 1. 建立project。选择菜单FileNewProject,任意填写Project Name和存储路径,default library name保持默认的work不变,确定。 2. 直接在确定后弹出的窗口选择Add Existing File或在Work Space面板的Project选项卡里右击选择Add to ProjectExitsting File。添加M

文档评论(0)

精华文档888 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档