- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本课应重点掌握的内容 集成双D触发器74HC74 (1) 国际符号 状态输出 直接置位端:低电平有效 直接复位端:低电平有效 CP上升沿触发(刷新) (2) 功能表 输 入 输 出 SD RD CP D Q Q 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 上升沿之前瞬间D的状态 上升沿之后瞬间Q的状态 5.3.2 维持阻塞D触发器(自学) 1. 工作原理 (1). CP=0 0 1 1 保持原态 D D D D (2). CP=0 1 1 D D 当D=0时 Q=0 当D=1时 Q=1 即:Q=D (3). CP=1 1 1 0 0 1 0 1 1 0 1 置1维持线 0 1 阻塞了Q3=0 置0阻塞线 置1维持线 置0阻塞线 0 1 0 0 1 若CP 瞬间使Q=0 既阻塞了D=1信号进入触发器,又在Q3和Q2的共同作用下将Q3维持为0 置1阻塞 置0维持线 若CP 瞬间使Q=1 此时若D=0,Q4=1 但因 因这三条控制线的共 同作用使触发器在 CP=1期间,Qn+1=Qn 2. 典型集成D触发器74LS74 直接置位端低电平有效 0 0 1 直接复位端低电平有效 0 0 1 1 1 1 1 0 1.电路结构: 1J 1K J K CP Q Q 5.3.3 利用传输延迟时间的边沿JK触发器 下降沿触发 2.工作原理 (1).CP=0 0 1 1 输入信号被封锁 触发器保持态 Qn+1=Qn 0 0 (2).CP=0 1 1 S=JQn =Qn Qn+1=Qn+JQnQn 触发器保持:Qn+1=Qn (3)同样在CP=1时: Qn+1=Qn 5.3.3 利用传输延迟时间的边沿JK触发器 1.电路结构: 2.工作原理 (4).CP=1 0 G12、G22门的传输时间快而G3、G4门的传输时间慢: G12、G22门首先被封锁. 制作要求: 快 快 慢 慢 0 0 此瞬间S、R仍保持CP=1时的状态: S=JQn R=KQn R S G1 G2 Q Q J K Qn S R Qn+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0 0 1 0 0 1 1 1 0 卡诺图 J KQn 00 01 11 10 0 1 0 1 0 0 1 1 1 0 Qn+1 = JQn + KQn CP —JK触发器的特性方程 3.集成JK触发器74F112 JK触发器真值表 0 1 1 输 入 输 出 SD RD CP J K Qn+1 Qn+1 0 0 1 0 1 1 1 0 0 0 1 1 0 1 1 Qn Qn 保持 0 1 复位 1 0 置位 Qn Qn 翻转 =JQn+KQn CP Qn+1 触发器按逻辑功能分类 按逻辑功能 RS触发器 JK触发器 T触发器 D触发器 T`触发器 5.4 触发器的逻辑功能及其描述方法(重点) 1.定义 在CP脉冲作用下,根据输入信号D的情况不 同,凡是具有置位、复位功能的逻辑电路。 2.特性表 0 0 0 1 0 1 1 D Qn Qn+1 0 0 1 1 置0 Qn+1=0 置1 Qn+1=1 用来描述触发器的次态 与输入信号、初态之间在时 间上的逻辑关系的真值表。 5.4.1 D触发器 3. 状态转换图 0 1 D=1 D=0 D=1 D=0 4. D触发器的符号 5. D触发器的特性方程 用来描述触发器的状态进行转换时,输入信号 及初态的变化情况的图。 5.4.1 D触发器 0 6. D触发器的时序图 5.4.1 D触发器 1.定义 在CP脉冲作用下,根据输入信号J、K情况不同, 凡是具有置位、复位、保持及翻转功能的逻辑电路。 5.4.2 JK触发器 2.特性表 J K Qn Qn+1 说明 0 0 0 0 0 1 0 1 0
您可能关注的文档
最近下载
- ISO27001 2022版内审全套资料(内审计划+检查表+审核报告等).doc
- fidic99版新红皮书中英文双语对照版.docx VIP
- 钢板弹簧设计计算程序Ver1.0-20070405.xls VIP
- 区块链产业学院建设思路与规划.pptx VIP
- 建筑外门窗气密、水密、抗风压性能分级(1).doc VIP
- 读本低年级 第2讲《一心跟着共产党》第二课时《党和人民心连心》教学课件.pptx VIP
- 数控车床高级工理论考试题库(含答案).docx VIP
- 《WPS Office办公应用案例教程》教学课件 项目8 WPS Office App文档的基本应用.ppt VIP
- 《WPS Office办公应用案例教程》教学课件 项目9 WPS Office App表格和演示文稿的应用.ppt VIP
- 通用质量特性工作计划-模板.docx VIP
文档评论(0)