- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
13.2 加法电路 13.2.1 半加器和全加器 13.2.2 中规模四位全加器 13.2.3 组合逻辑电路的描述法 13.2.2.1 半加器 试分析左图所示电路的逻辑功能。我们先不管半加器是一个什么样的电路,按组合数字电路的分析方法和步骤进行。 1. 写出输出逻辑表达式 该电路有两个输出端,属于多输出组合数字电路,电路的逻辑表达式如下 13.2.1 半加器和全加器 2. 列出真值表 半加器的真值表见表13.2。表中两个输入是加数A0和B0,输出有一个是和S0,另一个是进位C0。 3. 给出逻辑说明 半加器是实现两个一位二进制码相加的电路,因此只能用于两个二进制码最低位的相加。因为高位二进制码相加时,有可能出现低位的进位,需要比半加器多进行一次相加运算。能计算低位进位的两个一位二进制码的相加电路,即为全加器。 半加器和全加器的逻辑符号图见下图。有两个输入端的是半加器,有三个输入端的是全加器,Σ代表相加。 半加器和全加器的运算规则如下: 半加器 全加器 半加器 全加器 13.2.1.2 全加器 全加器是能够计算低位进位的二进制加法电路,全加器的逻辑图如下图所示。 1. 写出输出逻辑表达式 该电路有三个输入端和两个输出端,属于多输出组合数字电路,电路的逻辑表达式如下 2. 列出真值表并作出逻辑说明 根据以上逻辑式可方便地列出真值表,由于逻辑式已经写成与或标准型,所以真值表就十分容易写出了。 由真值表可以清楚的看出该电路的逻辑功能是二进制码加法电路。Ai和Bi是加数,Ci-1是低位的进位;输出信号Si是本位和,Ci是向高位的进位。实际上,这个电路就是全加器。读者可以将表中左侧三个二进制码相加,得到的结果就是表中右侧的二位二进制码。 13.2.1.3 异或门 试分析如下电路的逻辑功能。 列出逻辑表达式 异或门的真值表十分简单,当A=B时,Y=0;当A≠B时,Y=1。异或门逻辑符号中的=1,表明输入变量中有一个“1”时,输出为“1”。 13.2.3 中规模四位全加器 将四个全加器组合在一起,就构成了四位全加器,图中 [A4 A3 A2 A1]和[B4 B3 B2 B1]是二个四位二进制码; C0是最低位的进位; C4是向高位的进位; ?是和输出。 这是低位的进位 这是向高 位的进位 图13.2.8(a) 四位全加器框图 图13.2.8(b) 四位全加器74LS283逻辑符号 图13.2.9 集成四位加法器74LS283的级联 例13.2: 图13.2.9是由两个4位全加器74LS283组成的加法运算电路,试计算当输入二进制码 [A7 A6 A5 A4 A3 A2 A1 A0] [B7 B6 B5 B4 B3 B2 B1 B0] 输出等于多少? 解: 图13.2.9所示电路是由两个4位全加器74LS283级联组成的8位二进制码的加法电路。110001000 即 [S8 S7 S6 S5 S4 S3 S2 S1 S0]= 110001000 例13.3: 图13.2.10是由4位全加器74LS283和一些逻辑门组成的电路,在D、C、B、A输入端加入的是BCD8421码,试分析输出端是什么编码? 图13.2.10 例13.3逻辑图 解: D、C、B、A是BCD8421码,加入到全加器的A通道[A3 A2A1A0]端,与B通道的数码相加,B通道的数码[B3 B2]=00,[B1 B0]的数码由BCD8421码经组合逻辑电路运算所得结果Y 决定 若Y=0,BCD8421码加0000通过全加器,输出等于输入;若Y=1, 则BCD8421码加0011后从全加器的输出端送出,得到BCD5421码。 组合数字电路如何描述?通过组合数字电路的分析,已经不同程度地交代了这个问题,在此给予统一说明。 逻辑图、逻辑式、真值表和卡诺图均可对同一个组合逻辑问题进行描述,知道其中的任何一个,就可以推出其余的三个。当然也可以用文字说明,不过文字说明一般都不如这四种手段来得直接和明确。请注意,正是对组合逻辑的描述具有这样的特点,所以往往只给出其中的一种就可以了,其它形式由读者自行转换。 这四种形式虽然可以互相转换,但毕竟各有特点,各有各的用途。逻辑图用于电路的工艺设计、分析和电路功能的实验等方面;逻辑式用于逻辑关系的推演、变换、化简等;真值表用于逻辑关系的分析、判断
您可能关注的文档
- 电路基础实践教程 教学课件 作者 张洪宪 (1).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (2).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (3).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (4).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (5).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (6).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (7).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (8).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (9).ppt
- 电路基础实践教程 教学课件 作者 张洪宪 (10).ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 13.3 译码器和编码器.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 13.4 数据选择器.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 13.5 数码比较器.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 13.6 组合逻辑电路的设计.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 13.7 用VHDL语言描述组合逻辑电路.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第13章 组合数字电路 第13章小结.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第14章 触发器和定时器 14.1 概述.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第14章 触发器和定时器 14.2 触发器.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第14章 触发器和定时器 14.3 555定时器.ppt
- 电路基础与集成电子技术电子教案与习题解答蔡惟铮 第14章 触发器和定时器 14.4 数码寄存器和移位寄存器.ppt
最近下载
- 金太阳25-144B2024-2025学年高二上学期11月期中考试生物试题含答案及解析.pdf
- 睿智FPGA开发板用户手册10版本.pdf VIP
- 人员培训与开发教学配套课件金延平第7章.pdf VIP
- 部编版七年级上册语文复习字音字形专项达标检测20选择题(含答案).pdf VIP
- 沧州银行笔试题库及答案.doc VIP
- 在线网课学堂《西方哲学——从古希腊哲学到晚近欧陆哲学》单元考核测试答案.docx VIP
- 《中小学生欺凌防治制度机制指引》全文.pdf VIP
- 《生态系统的演变》课件.ppt VIP
- 证券从业考试证券基础知识模拟试题及答案.doc VIP
- 电网工程智能化技经评审评估系统.pptx VIP
原创力文档


文档评论(0)