电路与电子技术基础 第2版 教学课件 作者 王兆奇 教学课件 作者 李心广 第15章 时序逻辑电路的分析与设计.pptVIP

电路与电子技术基础 第2版 教学课件 作者 王兆奇 教学课件 作者 李心广 第15章 时序逻辑电路的分析与设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
图15-43 例15-7电路结构二 15.5.3.2 利用置位法 图15-44 例15-7电路的状态转移图 15.5.3.2 利用置位法 图15-45 例15-8逻辑电路图 15.5.3.2 利用置位法 图15-46 例15-8工作波形 15.5.3.2 利用置位法 15.4 寄存器和移位寄存器 15.4.1 寄存器 15.4.2 移位寄存器 15.4.1 寄存器 图15-19 4位寄存器 15.4.2 移位寄存器 15.4.2.1 单向移位寄存器 15.4.2.2 双向移位寄存器 15.4.2.3 中规模集成移位寄存器 15.4.2.1 单向移位寄存器 图15-20 4位左移移位寄存器 15.4.2.1 单向移位寄存器 图15-21 4位左移移位寄存器的工作波形图 15.4.2.1 单向移位寄存器 B14011.TIF 15.4.2.2 双向移位寄存器 图15-22 双向移位寄存器 15.4.2.3 中规模集成移位寄存器 1.串行-并行转换 2.并行-串行转换 15.4.2.3 中规模集成移位寄存器 图15-23 4位双向移位寄存器74LS194 1.串行-并行转换 图15-24 用74LS194构成的7位串/并行转换器 2.并行-串行转换 图15-25 用74LS194构成7位并/串行转换器 15.5 时序逻辑电路的设计 15.5.1 采用小规模集成电路设计同步时序逻辑电路 15.5.2 采用小规模集成电路设计异步时序逻辑电路 15.5.3 采用中规模集成电路实现任意模值计数(分频)器 15.5.1 采用小规模集成电路设计同步时序逻辑电路 (1)分析设计要求,建立原始状态图或状态表 原始状态图或状态表用图形或表格的形式将设计要求描述出来。 (2)状态化简 因为在构成原始状态图或状态表时,为了全面描述设计要求,列出了许多状态,其状态数目不一定是最少的;又因为状态数目越少,需用的触发器的数量就越少,所以需要进行状态化简,以得到最简的状态表。 (3)状态分配 状态分配是指将简化后的状态表中的各个状态按一定规律赋予二进制代码,因此状态分配又叫状态编码。 (4)选定触发器的类型 列出激励和输出函数表,求出激励函数和输出函数表达式;也可以作次态卡诺图求出次态方程,然后求激励函数等。 15.5.1 采用小规模集成电路设计同步时序逻辑电路 (5)检查电路能否自启动 若不能自启动,则需修改原设计。 (6)画逻辑电路图 概括以上的设计步骤如图15-26所示。 图15-26 同步时序电路的设计流程 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-27 例15-2状态图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-28 激励和输出函数的卡诺图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-29 例15-2逻辑电路图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-30 例15-3原始状态图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-31 例15-3次态和输出函数卡诺图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 图15-32 例15-3逻辑电路图 15.5.1 采用小规模集成电路设计同步时序逻辑电路 15.5.2 采用小规模集成电路设计异步时序逻辑电路 图15-33 异步五进制计数器的状态图 图15-34 激励函数和CP函数的卡诺图 15.5.2 采用小规模集成电路设计异步时序逻辑电路 图15-35 例15-4逻辑电路图 15.5.2 采用小规模集成电路设计异步时序逻辑电路 15.5.3采用中规模集成电路实现任意模值计数(分频)器 15.5.3.1 利用复位法 15.5.3.2 利用置位法 图15-36 例15-5逻辑电路图 15.5.3.1 利用复位法 图15-37 例15-5时序图 15.5.3.1 利用复位法 图15-38 应用两片异步二-五-十进制计数器构成的模88计数分频电路 15.5.3.1 利用复位法 图15-39 例15-6逻辑图 15.5.3.2 利用置位法 图15-40 例15-6状态转移图 15.5.3.2 利用置位法 图15-41 例15-7电路结构之一 15.5.3.2 利用置位法 图15-42 例15-7状态转移图 15.5.3.2 利用置位法 第15章 时序逻辑电路的分析与设计 15.1 时序逻辑电路概述 15.2 时序逻辑电路的分析 15.3 计数器 15.4 寄存器和移位寄存器 15.5 时序逻辑电路的设计 15.1 时序逻辑电路概述 15.1.1 时序逻辑电路的特点 15.1.2 时序逻辑电路的功能描述方法 15.1.3 时序逻辑电路的分类 15.1.1 时序逻辑电路的特点 图15-1 时序逻辑电路的结构框图

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档