计算机电路基础( 第二版) 高职计算机应用技术专业 李萍,单国全 第8章组合逻辑电路.pptVIP

计算机电路基础( 第二版) 高职计算机应用技术专业 李萍,单国全 第8章组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
尚辅网 尚辅网 2. 举例说明组合逻辑电路的分析方法 解:为了方便写表达式,在图中标注中间变量,比如F1、F2和F3。 真值表 尚辅网 本章主要内容: 组合逻辑电路的分析和设计 加法器 编码器 译码器和数字显示 第8章???? 组合逻辑电路 尚辅网 1. 分析的主要步骤如下: (1)由逻辑图写表达式; (2)化简表达式; (3)列真值表; (4)描述逻辑功能。   所谓组合逻辑电路的分析,就是根据给定的逻辑电路图,求出电路的逻辑功能。 8.1 组合逻辑电路的分析和设计 8.1.1 组合逻辑电路的分析 尚辅网  例 试分析如图所示电路的逻辑功能。   解:第一步:由逻辑图可以写输出F的逻辑表达式为: 逻辑电路图 尚辅网 第二步:可变换为 F = AB+AC+BC 第三步:列出真值表如右表所示。 1 1 1 1 1 0 1 1 1 1 0 1 0 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 F C B A 真值表 第四步:确定电路的逻辑功能。 由真值表可知,三个变量输入A,B,C,只有两个及两个以上变量取值为1时,输出才为1。可见电路可实现多数表决逻辑功能。 尚辅网 例 分析下图所示电路的逻辑功能。 逻辑电路图 尚辅网 S 尚辅网 真值表   该电路实现两个一位二进制数相加的功能。S是它们的和,C是向高位的进位。由于这一加法器电路没有考虑低位的进位,所以称该电路为半加器。根据S和C的表达式,将原电路图改画成左图所示的逻辑图。 逻辑图 尚辅网 1.组合逻辑电路的设计步骤:   (1)分析设计要求,设置输入输出变量并逻辑赋值;   (2)列真值表;   (3)写出逻辑表达式,并化简;  (4)画逻辑电路图。   与分析过程相反,组合逻辑电路的设计是根据给定的实际逻辑问题,求出实现其逻辑功能的最简单的逻辑电路。 8.1.2 组合逻辑电路的设计 尚辅网 2. 组合逻辑电路设计方法举例。 例: 一火灾报警系统,设有烟感、温感和紫外光感三种类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统产生报警控制信号。设计一个产生报警控制信号的电路。 解:(1)分析设计要求,设输入输出变量并逻辑赋值; 输入变量:烟感A 、温感B,紫外线光感C; 输出变量:报警控制信号Y。 逻辑赋值:用1表示肯定,用0表示否定。 尚辅网 (2)列真值表; 把逻辑关系转换成数字表示形式; 1 1 1 1 1 0 1 1 1 1 0 1 0 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 Y C B A (3) 由真值表写逻辑表达式,并化简; 化简得最简式: 尚辅网 逻辑电路图 (4) 画逻辑电路图:   如果作以下变换:   用一个与或非门加一个非门就可以实现, 其逻辑电路图如图所示。 尚辅网 8.2 加法器 8.2.1 半加器 所谓“半加”,就是只求本位的和,暂不管低位送来的进位数,半加器的真值表如下表所示。 其中,A和B是两个加数,S是半加和数,C是进位数。 由真值表可写出逻辑式: 半加器真值表 0 1 1 0 0 0 0 1 0 1 0 1 0 0 1 1 S C B A 尚辅网 由逻辑表达式就可画出逻辑图,如图(a)(b)所示,由一个“异或”门和一个“与”门组成。半加器是一种组合逻辑电路,其图形符号如图(c)所示。 半加器逻辑图及其图形符号 尚辅网   当多位数相加时,半加器可用于最低位求和,并给出进位数。第二位的相加有两个待加数和,还有一个来自前面低位送来的进位数。这三个数相加,得出本位和数(全加和数)和进位数。这种就是“全加”,右表是全加器的真值表。 8.2.2 全加器 Sn Cn 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 An Bn Cn-1 尚辅网 全加器可用两个半加器和一个“或”门组成,如图(a)所示。和在第一个半加器中相加,得出的结果再和在第二个半加

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档