CIC滤波器的优化设计及FPGA实现.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CIC滤波器的优化设计及FPGA实现.pdf

电 子 测 量 技 术 第30卷 第3期 ELECTR0NIC TECHN0L0GY 2007年 3月 CIC滤波器的优化设计及 FPGA实现 史毅俊 朱 杰 (上海交通大学电子工程 系 上海 200240) 摘 要:CIC滤波器是一种结构简单、规整,占用存储量小的滤波器,不需要乘法器,非常适用于高速采样和插值比很 大的场合。本文介绍了一般CIC滤波器的结构 ,展示了组成CIC滤波器的2个基本单元,以及它们各 自的数学本质与 Z变换下的意义。介绍了内插器和抽取器这2种 CIC滤波器各 自的结构与性能,从数学上分析了其性能及其与FIR 滤波器的关系,从频域上展示了其本质。并讨论其内部寄存器的最小位宽与溢出保护,最后介绍了抽取器与内插器分 别在 FPGA上的一般实现方法,并指出了一些提高实现性能的措施与建议。 关键词:CIC滤波器;内插器;抽取器 ;溢出保护 中图分类号:TN713 文献标识码 :A ImproveddesignofCIC filteranditsimplementationonFPGA ShiYijun ZhuJie (DepartmentofElectronicsInformationEngineering,ShanghaiJaotongUniversity,Shanghai200240) Abstract:Thefiexible,multiplier-freefilteriSsuitablefordecimationandinterpolation.TheCIC filteriSintroduced.Its cominonstructurementioned,thetwobasicunitconsistingCICfilterwiththeirmathematicpropertiesandperformance underZ-transformationdiscussed.TwokindsofCICfilterwiththeirstructuresandperfomr ance,whicharedecimation and interpolation,arementioned. Its perfomr ancemathema tically discussed. Its relationship with FIR filter iS discussed.TheleastbitwidthofitsinnerregisteriscalculatedwithregardtOoverflow protection. Itsimplementation onFPGA iSdiscussedwithsomesuggestionforimprovements. Keywords..CIC filter;interpolation;decimation;overflow protection CIC滤波器分为 2种功能,分别为抽取器和 内插器。 l 原理简介 抽取器是 由N个 Integrator模块级联,以 的速率采样, CIC滤波器 (cascadeintegrator-combfilter,级联梳状 再级联以N个 Comb模块,其采样率为百Js。类似的,内插 滤波器)可以用来实现抽取器和内插器,它具有结构简单 、 规整,需要的存储量小的优点。由于它不需要乘法器,加 器是 由N个 Comb模块级联,以百gs的速率采样,再级联以 之滤波器的所有系数均为 1,而且利用积分环节减少了中 间过程的存储量,因此常常用在高速采样 (高速采样使得

文档评论(0)

wangshirufeng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档