可控正弦信号发生器MATLAB与Quartus实现.docVIP

可控正弦信号发生器MATLAB与Quartus实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
逃之^_~夭夭 可控正弦信号发生器 执行 双击MATLAB图标,在命令窗口输入simulink,在弹出的窗口中执行File-New-Model,建立名为SinOut.mdl文件,在按给出的原理图放置元器件并连接线路,最后结果如下图所示: 参数设置如下 1、IncCount模块: Altera DSP Builder库 Arithmetic库 改为 2、SinLUT模块:Altera DSP Builder库 GateControl库 改为 3、Delay模块:Altera DSP Builder库 Storagel库 改为 5、Product模块: Altera DSP Builder库 Arithmetic库 将 改为 5、SinOut模块: Altera DSP Builder库I/OBus库 、 改为 6、AltBus模块:Altera DSP Builder库I/OBus库 改为 7、Step模块:Simulink库Source库 改为 Scope中将端口设为两个 双击进行分析,分析完成后,打开Quartus II软件,打开分析转换后的Quartus文件,进行编译和仿真,根据出现的提示信息将iSinOuti改为SinOut并将该文件另存为SinOut.vwf,执行Assignments—Device 单击simulator setting,在simulation input中选择SinOut.vwf,单击OK即可,再编译仿真 Assignment –assignment editor,引脚锁定 Tools—programmer 下载 执行File-New-SignaiTap II,在中间区域的左边点击鼠标右键添加节点SinOut,在右侧的区域进行如下设置 采用模式5,单击采样,使用嵌入式逻辑分析仪看到的结果如下图所示

文档评论(0)

smdh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档