- 54
- 0
- 约小于1千字
- 约 9页
- 2017-08-19 发布于安徽
- 举报
12.7 计数器、译码器、数码管驱动显示电路 该电路由计数器、译码器及数码管驱动显示电路组成,原理电路如图12.7.1所示。计数器选用74LS191四位二进制同步可逆计数器,有四个J、K触发器和若干门电路组成,有一个时钟输入(CLK)正边沿触发,四个触发器同时翻转的高速同步计数器。 由输出端QB和QD经逻辑组合电路接至计数器(LOAD)端,构建计数进位阻塞电路。在设计时可根据需要,由相应的输出端构建组合逻辑电路,从而实现不同进制的计数器。 从虚拟仪器中取逻辑分析仪XLA1,其上有1~F共16个输入端,1~4端分别于计数器的四个数据输出端QA~QD相连,第5~11端 分别与数码管的七段A~G相连,第12端接CLK脉冲输入端。用鼠标双击逻辑分析仪,将出现逻辑分析仪面板窗口如图12.7.2所示。 改变逻辑分析仪Clock区(Clock/Div)的个数,从“1”调到“32”。在图12.7.2的左侧显示的号码为原理图的节点号码,其并不能表示出计数器输出端和数码管的段位字母,显示不用鼠标左键双击与逻辑分析仪“1”号输入端连接的图线,出现如图12.7.3所示对话框。直观,所以要对原理图进行编辑。 将对话框中Node name改成与数码管相对应的符号A。其他与逻辑分析仪的输入端的连线都以此法行之,点击仿真开关或按F5键进行仿真,计数器的输出和数码管的波形时序关系则立即直观的被显示在“Logic Analyzer—XLA1”的面板窗口中。见图12.7.2。 * * 图12.7.1 计数器、译码器、数码管驱动显示电路 图12.7.2 时钟脉冲、输入、输出波形时序关系图
您可能关注的文档
- (八路抢答器设计和实现)毕业设计.doc
- (试题)2015备战高考政治主观题解题.doc
- “学案导学_合作探究”教学模式的研究和实践实施方案.doc
- 《传感器及其应用》教学实施.doc
- 《喂——出来》教学设计.doc
- 1学习心得trademob移动广告点击欺诈现状与应对.doc
- 3米法半电波暗室的建设及其EMI测试技术实践.doc
- 05-500kV变电所自耦变中性点经小电抗接地对抑制220kV短路电流研究.doc
- 06测试技术A卷.doc
- 08教学工作总结.doc
- 中国国家标准 GB/T 6675.9-2025玩具安全 第9部分:化学及类似活动的实验玩具.pdf
- 《GB/T 6675.9-2025玩具安全 第9部分:化学及类似活动的实验玩具》.pdf
- GB/T 46975-2025婴童用品 便携式婴儿睡篮技术要求.pdf
- 中国国家标准 GB/T 46975-2025婴童用品 便携式婴儿睡篮技术要求.pdf
- 《GB/T 46975-2025婴童用品 便携式婴儿睡篮技术要求》.pdf
- 《GB/T 6675.14-2025玩具安全 第14部分:指画颜料要求和测试方法》.pdf
- GB/T 6675.14-2025玩具安全 第14部分:指画颜料要求和测试方法.pdf
- 中国国家标准 GB/T 6675.14-2025玩具安全 第14部分:指画颜料要求和测试方法.pdf
- 中国国家标准 GB/T 33772.3-2025质量评定体系 第3部分:印制板及层压板最终产品检验及过程监督用抽样方案的选择和使用.pdf
- 《GB/T 33772.3-2025质量评定体系 第3部分:印制板及层压板最终产品检验及过程监督用抽样方案的选择和使用》.pdf
原创力文档

文档评论(0)