- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
学习情境6 数字电子钟分析与制作 七段数码管显示译码器 6.2 计数器电路 6.2.1 寄存器 一、数据寄存器 二、移位寄存器 三、集成寄存器芯片 4位异步二进制加法计数器状态转换表 6.2.3 时序逻辑电路的分析 时序电路的分析方法 分析一个时序电路,就是要找出给定时序电路的逻辑功能。 对具体电路而言,就是通过分析找出电路的状态和电路的输出在输入信号和时钟信号作用下的变化规律。 分析步骤 ①分析电路组成,写逻辑方程式 根据给定电路写出:时钟方程、驱动方程、输出方程 ②求状态方程 将驱动方程代入触发器特性方程,求出状态方程。 ③进行计算和列状态转换真值表 将任何一组输入变量及电路的初始状态的取值代入状 态方程和输出方程,即可计算出电路的次态值和相应 输出值,然后继续这个过程,直到考虑了所有可能的 状态为止。将这些计算结果列成真值表的形式,就得 到状态转换真值表。 ④概括逻辑功能 时序逻辑电路的设计是分析的逆过程。 已知设计要求,求满足要求的逻辑电路。 设计步骤 ⑴画状态转换图或状态转换表 ⑵状态化简 ⑶确定触发器的数目、类型、状态分配(状态编码)根据2n≥M2n-1 ,确定触发器的数目 ⑷求出驱动方程和输出方程 ⑸按照驱动方程和输出方程画出逻辑图。 ⑹检查所设计的电路能否自启动 设计注意事项 对于用中规模集成电路设计时序电路,第四步以后的几步就不完全适用了。 由于中规模集成电路已经具有了一定的逻辑功能,因此用中规模集成电路设计电路时,希望设计结果与命题要求的逻辑功能之间有明显的对应关系,以便于修改设计。 6.3 时钟电路 6.3.4 集成定时器555 一、555定时器的工作原理 1、内部电路组成 555定时器的工作原理(续) 6.3.5 CP秒脉冲的产生 校时电路 6.3.2 单稳态触发器 6.3.3 施密特触发器 6.3.4 555集成定时器及应用 6.3.1 多谐振荡器 6.3.5 时钟电路的制作 6.3.1 多谐振荡器 一、由奇数个非门组成的多谐振荡器 利用门电路的传输延迟时间,将奇数个非门首尾相接,就可以构成一个简单的多谐振荡器(环行振荡器): 1 1 1 u1 u2 u3 0 t u3 缺点: 因门电路传输延迟时间很短(10nS左右),所以振荡频率太高,并且不可调整。 由门电路构成的多谐振荡器 二、带RC延时电路的多谐振荡器 1 1 1 u1 u2 u3 C A R RS G1 G2 G3 时间常数 RC??门电路传输延迟时间 u3 周期: T ? 2.2 RC RS:限流电阻,几百? 输出 三、RC耦合式振荡器 0 t uo 0 t uA 1 1 R1 R2 C2 C1 uo A 当R1=R2=R , C1=C2=C时 输出信号的周期近似为: T ? 1.4 RC 四、石英晶体振荡器 输出方波uO的频率 = 石英晶体的固有谐振频率 石英晶体等效电路 石英晶体 1 1 R1 R2 C uo A R1=R2=1k? C=0.1?F 优点:振荡频率稳定,精度高,常用作基准信号源 工作特点: 1、电路中有一个稳态和一个暂稳态两个工作状态; 2、在外界触发脉冲作用下,电路能从稳态翻转至暂稳态,在暂稳 态维持一段时间后,再自动翻转至稳态; 3、暂稳态维持时间的长短取决于电路本身的参数与触发脉冲无关。 单稳态触发器因为电路具有一个稳定状态而得名。它由两个门电路、一个RC电路组成。它的暂稳态通常都是靠RC电路的充、放电过程来维持的,根据RC电路的不同接法,分为微分型和积分型。 6.3.2 单稳态触发器 0 1 0 1 0 1 稳态 没有触发器电平时,vI为低电平,vO为低电平,vO1为高电平。 一、 用门电路组成的单稳态触发器 稳态至暂稳态 当vI正跳变时,vO1由高到低,vI2为低电平。于是vO为高电平。即使vI 触发器信号撤除,由于vO的作用,vO1仍可为低电平。 1 1 0 1 0 暂稳态至稳态 暂稳态期间,电源经电阻R和门G1对电容C充电,vI2升高,当vI2=VTH时,vO下降,vO1上升,但使vI2再次升高,最终vO1=1,vO=0。 0 0 1 0 1 脉冲宽度要窄 tW=0.69RC 当vI的脉冲宽度很宽时,在单稳态触发器的输入端加一个RC微分电路,否则,在电路由暂稳态返回到稳态时,由于门G1被vI封住了,会使vo的下降沿变缓。 二、集成单稳态触发器 tW=0.69RextCext 图 12.2.5 外接电阻 (下降
您可能关注的文档
最近下载
- 5.11.18钢构件(墙架、檩条)安装工程检验批质量验收记录.doc VIP
- 2025年中考数学复习:由线段关系产生的函数关系问题 专项练习.pdf VIP
- ABB浪涌抑制器OVR与防雷培训.pptx VIP
- 《LEICA_X2_简体中文说明书》.pdf
- 肝癌复发治疗策略与进展.pptx VIP
- 2024年广州中医药大学深圳医院人员招聘备考题库及答案解析.docx VIP
- 《足球理论》足球竞赛组织及编排.pptx VIP
- 日本城市更新发展模式研究.docx VIP
- UE4数字孪生 建筑可视化白皮书.docx VIP
- 2025云南省交通投资建设集团有限公司下属云南省交通科学研究院有限公司管理人员招聘16人笔试备考题库及答案解析.docx VIP
原创力文档


文档评论(0)