EDA技术与VHDL程序开发基础教程Quartus II操作指南.pptVIP

EDA技术与VHDL程序开发基础教程Quartus II操作指南.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术与VHDL程序开发基础教程 * * 重点内容: Quartus II基本设计流程 SignalTap II模块使用 LPM_ROM宏模块使用 第4章 Quartus II操作指南 一、Quartus II基本设计流程 1、创建工程 (1)新建文件夹 (2)输入源程序 (3)保存文件 一、Quartus II基本设计流程 (4)创建工程并添加源程序 (5)选择目标芯片 (6)设置EDA工具 (7)结束设置 一、Quartus II基本设计流程 一、Quartus II基本设计流程 2、编译工程 通过New Project Wizard建立了目标系统的工程之后,工程师可以对所建工程进行全程编译。 Quartus II编译器是由一系列处理模块构成的,这些模块负责对设计项目的检错、逻辑综合、结构综合、输出结果的编辑配置以及时序分析。 一、Quartus II基本设计流程 3、时序仿真 工程编译成功后,必须对其功能和时序特性进行仿真测试,以了解设计结果是否满足原设计要求。Quartus II提供的波形文件为Vector Waveform File,即VWF。 具体的流程为: 新建波形编辑文件; 设置仿真时间区域; 保存文件; 导入欲观察的信号节点; 编辑激励信号; 设置数据格式; 设置仿真器参数; 启动仿真观察仿真结果; 一、Quartus II基本设计流程 波形编辑器 仿真时间长的设置 导入欲观察的信号 将端口信号导入波形文件编辑器 一、Quartus II基本设计流程 一、Quartus II基本设计流程 设置好激励波形的波形编辑器 端口信号属性设置 一、Quartus II基本设计流程 仿真器设置 仿真波形输出 一、Quartus II基本设计流程 4、Viewer工具 (1)RTL Viewer RTL Viewer可以根据VHDL语言或网表文件直接生成RTL级电路,选择Tools-Netlist Viewers| RTL Viewer可以看到MEALY的RTL电路, 一、Quartus II基本设计流程 (2) Technology Map Viewer 与RTL Viewer不同,Quartus II Technology Map Viewer提供的是设计的底级或基元极专用技术原理表征,它展示的是综合后的电路结构, 一、Quartus II基本设计流程 (3) State Machine Viewer 如果目标系统是是按照状态机机理设计的(状态机的概念在第五章介绍),State Machine Viewer直观的看到各个状态转移的关系 一、Quartus II基本设计流程 5、引脚锁定和下载 为了能对此工程进行硬件测试,应将编译成功后的程序下载到目标芯片上,并指定输入输出信号的管脚,以便添加激励信号和测试输出信号, Quartus II的引脚配置 FPGA/CPLD的编程下载 二、嵌入式逻辑分析仪SignalTap II 嵌入式逻辑分析仪SignalTap II允许对设计中所有层次的模块的信号节点进行测试,可以使用多时钟驱动,而且还能通过设置来确定前后触发捕捉信号信息的比例。本节将以一个计数器cnts为例介绍SignalTap II的使用方法,具体流程为: 启动SignalTap II; 调入待测信号; 设置SignalTap II的参数; 保存文件; 编译下载; 启动SignalTap II进行采样分析; SignalTap II的编辑窗口 二、嵌入式逻辑分析仪SignalTap II SignalTap II的参数设置 利用SignalTap采样分析5位计 数器的工作状态

文档评论(0)

hmzhang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档