简单门电路设计与仿真.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
简单门电路设计与仿真.doc

实验一 简单门电路设计与仿真 一、实验目的 1、熟悉Quartus II软件的使用方法 2、通过实验掌握组合逻辑电路的EDA原理图输入设计法,通过电路的仿真和硬件验证,学会对实验板上的FPGA/CPLD进行编程下载,进一步了解门电路的功能。 二、实验仪器设备 1、PC机一台 2、GW48-PK2++型EDA实验开发系统一套 三、实验原理 在多路数据传送过程中,能够根据需要将其中任意一路挑选出来的电路,叫做数据选择器,也称为多路选择器或多路开关。 1、输入、输出信号分析 输入信号:4路数据,用D0、D1、D2、D3表示;两个选择控制信号,用S1、S0表示。 输出信号:用Y表示,它可以是4路输入数据中的任意一路,究意是哪一路完全由选择控制信号决定。 示意框图如图1-1所示。 2、真值表 表1-1 4选1数据选择器的真值表 输入 输出 D S1 S0 Y D0 0 0 D0 D1 0 1 D1 D2 1 0 D2 D3 1 1 D3 3、逻辑表达式 四、实验内容 1、编辑4选1数据选择器的原理图 打开QuartusII9.0软件,点击FILE-NEW-Block Diagram/Schematic File,从元件库中调出4选1数据选择器设计所需要的元件,包括4个三输入端与非门NAND3、1个四输入端与非门NAND4和2个非门NOT。按照图1-2所示的原理电路,完成4选1数据选择器原理图输入设计。 图1-2所示的原理电路 图1-2中,D3、D2、D1和D0是数据输入端,S1和S0是控制输入端,Y是数据输出端。 2、设计文件存盘与编译 以mux41.bdf为文件名保存,并在弹出的提示建工程的信息中选择建立工程,建好工程后执行QuartusⅡ里的Processing-Start Compilation命令对设计文件进行编译。 3、仿真设计文件 在 QutarusII波形编辑方式下File-New-Vector Waveform File,编辑mux41.bdf的波形文件,并完成输入信号D3、D2、D1和D0,控制信号S1和S0电平的设置.波形文件编辑结束后以mux41.vwf为波形文件名存盘。 执行启动仿真器Processing-Start Simulation,仿真开始,观察仿真波形进行设计电路的功能验证。 4、引脚锁定 本实验选择的目标芯片为EP1C6Q240C8N,Package:PQFP,Pin count:240,Speed grad:8,在GW48-PK2++实验开发系统中进行硬件验证。 模式指示数码管显示为:5. 引脚 233 234 235 236 237 238 239 240 端口 PIO0 PIO1 PIO2 PIO3 PIO4 PIO5 PIO6 PIO7 LED D9 D10 D11 D12 D13 D14 D15 D16 键 键1 键2 键3 键4 键5 键6 键7 键8 引脚 1 2 3 4 5 6 7 8 端口 PIO8 PIO9 PIO10 PIO11 PIO12 PIO13 PIO14 PIO15 LED D1 D2 D3 D4 D5 D6 D7 D8 5、编程下载与硬件验证 完成引脚锁定后,再次对设计文件编译,然后打开GW48-PK2++的电源,执行QuartusII的Tools-Programmer,将4选1数据选择器设计文件下载到GW48-PK2++的EP1C6Q240C8N目标芯片中。硬件验证数据选择器的功能是否正确。 五、实验报告 详细叙述4选1数据选择器的设计流程;给出仿真图和选择器的延时情况;最后给出硬件测试流程和结果。 (注意:做实验一定要带教材,实验原理图在附录中,选No.5原理图) 输入数据 4选1 数据选择器 Y 输出信号 D0 D1 D2 D3 S1 S0 选择控制信号 图1-1 4选1数据选择器示意框图

文档评论(0)

docinpfd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5212202040000002

1亿VIP精品文档

相关文档