微机原理、汇编语言与接口技术 习题答案 周杰英 张萍 郭雪梅 黄方军 05 习题答案.pdfVIP

微机原理、汇编语言与接口技术 习题答案 周杰英 张萍 郭雪梅 黄方军 05 习题答案.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 5 章 微机总线技术 习题与参考答案 1. 总线周期的含义是什么?8088 /8086 基本总线周期由几个时钟周期组成? 解:总线周期是指 CPU 从存储器或 I /O 端口存取一个字节所需的时间。8088 /8086 基本总线周期由 4 个时钟周期组成。 2. 从引脚信号来看,8086 和 8088 有什么不同? 解:从引脚信号来看,8086 的地址引脚与数据引脚复用,引脚为AD0 ~AD 15 ,而 8088 同样也采用了地址引脚与数据引脚复用,但引脚为AD0 ~AD7 。 3. 试说明 8086 /8088 工作在最小方式下和最大方式下系统基本配置的差别。在最大组态 下,8086 /8088 的外围电路由哪些器件组成?它们的作用是什么? 解:8086 /8088 工作在最大方式下时,需要使用 8288 总线控制器,但是工作在最小方 式下时不需要使用。 8086 /8088 工作在最大方式下时,外围电路包括 8284 时钟发生器、8286 数据发送/接 收器、8282 地址锁存器以及 8288 总线控制器。8284 将晶体振荡器的振荡频率分频,向 8086 /8088 以及计算机系统提供符合定时要求的时钟信号、准备好信号和系统复位信 号。8286 数据发送/接收器增加数据总线的驱动能力。8282 地址锁存器用来锁存 CPU 地址信号,特别是地址-数据线、地址-状态线上出现的地址信号。8288 根据 CPU 要 执行的指令提供的状态信号建立控制时序,输出读写控制命令。 4. 8086 /8088 数据信号与地址信号是共用引脚的,怎样把这两种不同的信号分离出来? 解:8086 /8088 工作时,对数据信号与地址信号的公用引脚进行分时复用,采用 8282 地址锁存器来分离数据与地址信号。在T 1状态时,CPU提供ALE地址锁存允许信号,将 地址信号锁存到 8282 地址锁存器。然后,在T2 、T3 、TW 状态,用作传送数据信号。 5. 在总线周期的T 、T 、T 、T 状态,CPU分别执行什么动作?什么情况下需要插入等 1 2 3 4 待状态TW ?TW 在哪儿插入?怎样插入? 解:CPU在T 1 、T2 、T3 、T4 这四个状态完成一个总线周期。 在T 状态,把地址信息从地址线A ~A ,A ~A 和AD ~AD 上输出,且立即发出 1 19 16 15 8 7 0 地址锁存信号ALE ,把在A 19 ~A 16上出现的高 4 位地址和在AD 15 ~AD0 (8088 则是 AD7 ~AD0 )上出现的地址,在外部地址锁存器上锁存。 在T2 状态,CPU发送读写等控制命令。 在T 、T 状态,CPU发送或接收数据,并在T 状态结束此总线周期。 3 4 4 当外部存储器或I/O端口的时序不能与CPU 的时序相配合时,就需要插入TW 周期。因此, 在CPU 中设计了一条准备就绪READY输入线,即存储器或I/O端口输给CPU 的状态线。 CPU在T 采样READY线,若为高电平,则在T 状态后进入T 状态。若存储器或I/O端口 3 3 4 来不及在T 状态的前沿把数据准备好,则当CPU在T 状态采样时应使READY线为低电 4 3 平,并在T3 状态后插入一个等待状态TW 。 6. 8086 /8088 在最大组态下的存储器读/写周期和 I/O 周期中,8288 发出的控制信号为什 么能够和 8086 /8088 发出的地址信号相配合? 解:8288 总线控制器根据 CPU 要执行的指令提供的状态信号建立控制时序,输出读写 控制命令。8288 总线控制器接收

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档