EDA技术实用教程 2选1多路选择器.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实用教程 2选1多路选择器.doc

学院:电气信息学院 专业: 电子信息工程 班级:一班 姓名 学号 实验序号 1 实验时间 2012-10-10 指导教师 成绩 实验项目名称 2选1多路选择器 实验目的 熟悉Quartus II 6.0的VHDL文本设计流程全过程,学习简单组合电路的设计、多层次电路设计、仿真和硬件测试。 实验内容 实验内容1:首先按照4.4 节给出的步骤,利用MAX+plus II 完成2 选1 多路选择器的文本 编辑输入(mux21a.vhd)和仿真测试等步骤,给出图4-27 所示的仿真波形。最后在实验系统上进行硬 件测试,实际验证本项设计的功能。 实验内容2:将4.4 节的多路选择器看成是一个元件mux21a,利用元件例化语句描述图4-38, 并将此文件放在同一目录E:\muxfile 中。以下是部分参考程序: ... COMPONENT MUX21A PORT ( a,b,s : IN STD_LOGIC; y : OUT STD_LOGIC); END COMPONENT ; ... u1 : MUX21A PORT MAP(a=a2,b=a3,s=s0,y=tmp); u2 : MUX21A PORT MAP(a=a1,b=tmp,s=s1,y=outy); END ARCHITECTURE BHV ; 按照4.4 节的步骤对上例分别进行编译、综合、仿真。并对其仿真波形作出分析说明。 实验内容3:引脚锁定以及硬件下载测试。若目标器件是EF1K30,建议选实验电路模式5(,用键1)控制s0;用键2控制s1;a3、a2 和a1 分别接clock5、clock0和clock2;输出信号outy仍接扬声器spker。通过短路帽选择clock0 接256Hz 信号,clock5 接1024Hz,clock2 接 8Hz 信号。最后进行编译、下载和硬件测试实验。 程序: 实验编程及运行结果 ENTITY MUX21A IS PORT (A,B,S: IN BIT; Y: OUT BIT ); END ENTITY MUX21A; ARCHITECTURE ONE OF MUX21A IS BEGIN PROCESS (A,B,S) BEGIN IF S=0 THEN Y= A; ELSE Y=B; END IF; END PROCESS; END ARCHITECTURE ONE ; 引脚编辑: 仿真框图: 逻辑框图: 实验总结 在使用中我熟悉Quartus II 6.0的VHDL文本设计流程全过程, 学习了简单组合电路的设计、多层次电路设计、体验了仿真和硬件测试的全过程。 课 题: EDA技术实用教程 专 业: 电子信息工程 班 级: 一 班 学 号: 姓 名: 申一鸣 指导教师: 吴传生 设计日期: 2012年-2013年第一学期 成 绩: 重庆大学城市科技学院电气学院

文档评论(0)

phljianjian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档