2第二章_EDA流程与工具.pptVIP

  • 3
  • 0
  • 约3.54千字
  • 约 25页
  • 2017-08-17 发布于河南
  • 举报
* 工程实训中心 * EDA技术实用教程 第2章 EDA设计流程及其工具 第2章 EDA设计流程及其工具 本章首先介绍FPGA/CPLD开发和ASIC设计的流程,然后分别介绍与这些设计流程中各环节密切相关的EDA工具软件,最后就MAX+plusII的基本情况和EDA重用模块IP作一简述。 原理图/VHDL文本编辑 综合 FPGA/CPLD 适配 FPGA/CPLD 编程下载 FPGA/CPLD 器件和电路系统 时序与功能 门级仿真 1、功能仿真 2、时序仿真 逻辑综合器 结构综合器 1、isp方式下载 2、JTAG方式下载 3、针对SRAM结构的配置 4、OTP器件编程 功能仿真 2.1 FPGA/CPLD设计流程 应用FPGA/CPLD的EDA开发流程: 2.1.1 设计输入(原理图/HDL文本编辑) 1. 图形输入 图形输入 原理图输入 状态图输入 波形图输入 2. HDL文本输入 2.1.1 设计输入(原理图/HDL文本编辑) 这种方式与传统的计算机软件语言编辑输入基本一致。就是将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。 可以说,应用HDL的文

文档评论(0)

1亿VIP精品文档

相关文档