- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程编号:C014004 北京理工大学2007-2008学年第二学期
2006级数字电子技术基础A试题(A卷)
注:试题答案必须写在答题纸上,在试卷和草稿纸上答题无效
班级 学号 姓名 成绩
一、(10分)将下列各式化简为最简与或式,方法不限。
1.
2. 约束条件:
二、综合题(20分)
1、已知图2中(1)(2)(3)为TTL门电路,(4)(5)为CMOS门电路,分别写出各电路的输出状态(0、1或高阻)或表达式。
(1) (2) (3)
(4) (5)
图2-1
2、四位并行加法器74LS283接法如图2-4所示,输出端S3S2S1S0的状态为 ,进位输出端CO的状态为 。
图2-2
3、一个8位D/A转换器的最小输出电压VLSB=0.02V,当输入码,输出电压vo = V;
4、存储容量为2K(8位的随机存储器,需要 根地址线;若用1K (4位的RAM来实现上述存储容量,需要 片。
三、(12分)写出图3所示电路中Z1逻辑函数表达式,列出真值表,确定电路的逻辑功能。
图3
四、(12分)已知四位二进制加法计数器74LS161的功能表见表4-1,八选一数据选择器74LS151的功能表见表4-2。用计数器和数据选择器构成图4所示的电路。试列出在时钟脉冲CP作用下输出Y及Q3 Q2 Q1 Q0的状态转换表。
图4
其中:
表4-2 74LS151的功能表
五、(8分)图5所示电路,设各触发器的初始状态均为0,试画出、与时钟信号CP的对应波形图。
图5
六、(16分)电路如图6所示,其中R1=2.2K(,R2=1K(,。
说明555定时器构成电路的名称。计算输出Vo的频率=?(
2.分析由JK触发器FF0、FF1、FF2构成时序电路的功能。要求写出驱动方程、状态方程,画出完整的状态转换图,检查电路能否自启动。
图6
七、(10分)已知四位二进制加法计数器74LS161的功能表见表4-1所示,用74LS161设计一个39进制计数器。
八、(12分)用JK触发器设计一个可控进制计数器,要求满足如图8所示的状态转换图。要求写出设计步骤,画出逻辑电路图。
M=1时的状态转换图
M=0时的状态转换图
图8
1
文档评论(0)