数字电子技术基础06-07(A卷).docVIP

  • 18
  • 0
  • 约2.08千字
  • 约 4页
  • 2017-08-17 发布于河南
  • 举报
哈尔滨工程大学试卷 考试科目: 数字电子技术基础06-07 (A卷 ) 题号 一 二 三 四 五 六 七 八 总分 分数 评卷人 一、填 空:(共20分,每空1分) 1. = ( = ( = ( = ( = ( = ( 2.触发器有 个稳态,存储8位二进制信息要 个触发器。 3.米利型时序电路输出信号与 和 有关,没有输入变量的时序电路又称 型电路。 4.如果某计数器中的触发器不是同时翻转,这种计数器称为 计数器,n 进制计数器中的n表示计数器的 ,最大计数值是 。 5.A / D转换的基本步骤是 、 、 、 四个步骤。 6.半导体存储器从存、取功能上可以分为___________和___________。 二.简答题:(共24分) 1.写出函数的反函数,并将化为最简与或式: (3分) 2.用卡诺图法将下列函数化简为最简与或式:F=∑m(0,1,4,9,12,13)+∑d(2,3,6,10,11,14,) (3分) 3.分别写出下图所示各电路的输出函数表达式。(4分) ___________________ ___________________ ___________________ ___________________ 4.下降沿触发的边沿JK触发器的输入波形如图所示。为异步置零端,请画出输出端的波形。(2分) 5.已知石英晶体多谐振荡器其石英晶体的固有振荡频率为8MHz,试求该多谐振荡器的振荡频率。(2分) 6.某存储器有6条地址线和4条数据线,则该存储器的容量是多少?(2分) 7.试用2片648位的RAM组成1288位的存储器。(2分) 8.试说明三种可编程逻辑器件在结构上的不同。(6分) 与阵列 或阵列 ROM PAL PLA 三.分析设计题:(共40分) 1.试设计一个8421BCD码的检码电路。要求当输入量DCBA≤2或≥7时,电路输出F为高电平,否则为低电平。用与非门设计该电路,写出F表达式。(6分) 2.分析下图所示的各逻辑电路,分别写出图(a)、(b)中F1(A,B,C,D)的最简与或表达式、F2(A,B,C,)的最小项表达式以及 F3(A,B,C,)的最大项表达式。(6分) 3.已知电路如图所示。(其中,触发器为上升沿触发的边沿型D触发器。) (1)写出状态方程; (2)画出电路的状态转换图 (3)根据状态转换图,说出电路的逻辑功能,检查电路能否自启动。(6分) 4.下图所示的电路是由4位加法器74283和异或门构成的逻辑电路,问当时, 试判断该电路的逻辑功能。(6分) 5.试用74160计数器设计一个二十四进制计数器,电路采用4×6两级计数器级连的形式。(6分) 6.二-五-十进制异步计数器74290组成的电路如图所示。(Q3Q2Q1Q0初态为0000) (1)在8个时钟脉冲CP 作用下,画出Q2、Q1、Q0的时序图; (2)请说出电路是几进制计数器。(R01、R02为置0输入端,S91、S92为置9输入端)(6分) 7.用ROM设计一个组合逻辑电路,用来产生下列一组逻辑函数: 请画出存储矩阵的点阵图。(4分) 四.计算题(共16分) 1.集成电路定时器555构成的定时电路和输入波形Vi如图所示,已知输入波形的周期为=500ms。(1)请说明该电路组成什么功能的脉冲电路?(2)试画出所对应的输出电压Vo的工作波形,(3)求出暂稳宽度tw和输出波形的周期。(8分) 2.计数器 A / D 转换器电路如图所示。图中运放作为比较器使用,当 时,比较器输出 1,反之,当时,。为转换控制信号。计数器为 8 位二进制加法计数器。已知时钟CP的频率 f =100kHz。 (1)试问完成一次最长的 A / D 转换需要多少时间? (2)若已知 8bitD / A 转换器的最高输出电压为 9.18V ,当=5.410V时,电路的输出状态 D=是什么?完成这次转换所需的时间是多少?(8分) 附录: 1.数据选择器的公式 2.74LS161/74LS160的功能表 3.555定时器的电路结构图 班级: 装 订 线 姓名: 学号:

文档评论(0)

1亿VIP精品文档

相关文档