基于CPLD的PC104总线的实现.pdfVIP

  • 5
  • 0
  • 约 4页
  • 2017-08-14 发布于安徽
  • 举报
基于CPLD的PC104总线的实现 章超 1王新华2郭淑琴1 1.浙江工业大学信息学院,浙江杭州3100232.浙江科技学院信息学院,浙江杭州310023 摘要:该文通过对S3C2440开发板的实验和研究,提出一种ARM嵌入式系统上实现PC104总线方 案。通过CPLD芯片实现PC104总线功能。通过实现PC104总线相关信号之间的时序来完成ARM9 芯片与外部设备之间的操作。实验结果表明,通过CPLD芯片可以很好地完成PC104总线功能。 关键词:嵌入式系统;时序;相关信号 TP368 A 第4期 章超等:基于CPLD的PCI04总线的实现 115 单元、32个寄存器。而在此设计中,宏单元使用了32个,寄存器使用了28个。 图1 CPLD电路 2 软件部分 2.1主要程序分析 PCI04总线的设计中,设计的重点是总线控制器的实现,能否完成PCI04总线驱动,关键在于控制器能 否正常运行。PCI04总线控制器的工作流程:控制器等待选通信号有效,如果nGCS有效则锁存地址并 保持ARM总线状态,然后进行读写操作判断,最后

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档