单片机应用技术项目教程(C语言版)-项目二 LED循环点亮.pptVIP

单片机应用技术项目教程(C语言版)-项目二 LED循环点亮.ppt

  1. 1、本文档共66页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
陳慶逸、林柏辰編著---文魁資訊 ARM嵌入式系统 LED循环点亮 LED控制电路 控制八只发光二极管按一定的规律循环点亮 工作过程 P1口接发光二极管(LED)的阴极,P1口的管脚输出低电平时对应的发光二极管点亮。 问题: LED采用的是共阴极接法还是共阳极接法? 为什么P1口的管脚输出低电平,对应的发光二极管点亮? 通过程序按一定的规律向P1口的管脚输出低电平和高电平,控制八只发光二极管循环点亮。 问题: 程序怎么使P1口的管脚循环输出低电平和高电平? LED循环点亮功能实现分析 由于LED循环点亮电路的LED是采用共阳极接法,这样我们就可以通过“0”和“1”来控制LED的亮和灭。 例如:在P1口输出十六进制数0xfe(二进),D1被点亮。 LED循环点亮功能实现过程如下: 8个LED全灭,控制码为0xff; D1点亮,P1口输出0xfe,取反为0x01(二进),初始控制码为0x01; D2点亮,P1口输出0xfd,取反为0x02(二进), 控制码为0x02; D3点亮,P1口输出0xfb,取反为0x04(二进), 控制码为0x04; …… D8点亮,P1口输出0x7f,取反为0x80(二进), 控制码为0x80; 重复第二步,这样就可以实现LED循环点亮。 LED控制程序(C语言) Void main() { unsigned char i; unsigned char temp; P1 = 0xff; //十六进制全1,熄灭所有LED while(1) { temp = 0x01; //第一位为1 for (i=0;i8;i++) { P1 = ~ temp; //temp值取反送P1口 Delay(); temp = temp 1 ; //temp值左移一位 } } 思 考 如何改变循环点亮的方向? 并行I/O端口电路 单片机有4组8位并行I/O端口,称为P0口、P1口、P2口和P3口; 每个端口都各有8条I/O口线,每条I/O口线都能独立地用作输入或输出; P0口负载能力为8个TTL门电路,P1口、P2口和P3口负载能力为4个TTL门电路; 归入特殊功能寄存器之列,具有字节寻址和位寻址功能。 P0口的结构 由1个数据输出锁存器(D触发器)、2个三态数据输入缓冲器、1个输出控制电路和1个输出驱动电路组成。 输出控制电路由1个转换开关MUX、1个与门及1个非门组成; 输出驱动电路由一对场效应管(V1和V2)组成,其工作状态受输出控制端的控制。 P0口有两种功能 通用I/O口 地址/数据 分时复用总线 P0口作通用I/O口使用 作为通用的I/O口使用时,内部的控制信号为低电平,封锁与门,将输出驱动电路的上拉场效应管(V1)截止,同时使多路转接电路MUX接通锁存器Q端的输出通路。 注意 当P0口进行一般的I/O输出时,由于输出电路是漏极开路电路,因此必须外接上拉电阻才能有高电平输出; 当P0口进行一般的I/O输入时,必须先向电路中的锁存器写入“1”,使场效应管(V2)截止,以避免锁存器为“0”状态时对引脚读入的干扰,因为如果V2管是导通的,不论P0.X引脚上的状态如何,输入都会是低电平,将导致输入错误。 P0口作地址/数据分时复用总线使用 当输出地址或数据时,由内部发出控制信号,打开上面的与门,并使多路转接电路MUX将内部地址/数据线与驱动场效应管(V2)接通。 若地址/数据线为1,则V1导通,V2截止,P0口输出为1;反之V1截止,V2导通,P0口输出为0。而当输入数据时,读引脚使三态数据输入缓冲器打开,数据信号则直接从引脚通过数据输入缓冲器进入内部总线。 P1口的结构 P1口通常作为通用I/O口使用的,在电路结构上与P0口有一些不同之处: 首先它不再需要多路转接电路MUX; 其次是电路的内部有上拉电阻,与场效应管共同组成输出驱动电路。 P1口工作过程 当作为输出口时,1写入锁存器,Q(非)=0,场效应管截止,内部上拉电阻将电位拉至“1”,此时该口输出为1,当0写入锁存器,Q(非)=1, 场效应管导通,输出则为0。当作为输入口时,必须先向锁存器写1,Q(非)=0,场效应管截止,此时该位既可以把外部电路拉成低电平,也可由内部上拉电阻拉成高电平。 P2口的结构 它由一个数据输

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档