- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第7讲 存储器 主要内容: 微型机的存储器分类 随机存储器(RAM) 只读存储器(ROM) CPU与存储器的连接 存储空间的分配与使用 7.1 微型机的存储器分类 7.1.1 按用途分类 1)内部存储器 20条地址线——1M字节存储空间 32条地址线——4000M字节存储空间 快速、容量小,用于存放系统软件,如:系统引导程序、监控程序、操作系统的ROM BIOS和当前运行的应用软件。 2)外部存储器 容量大、速度慢,要用专用设备来管理,如:软盘、硬盘、光盘、微缩胶片 7.1 微型机的存储器分类 7.1.1 按用途分类 7.1 微型机的存储器分类 7.1.2 按性质分类 1)RAM随机存储器 电源切断后,存储数据丢失。 SRAM:速度快、集成度低、功耗大; DRAM:速度慢、集成度高、功耗低。 2)ROM只读存储器 PROM EPROM EEPROM 7.2 随机存取存储器RAM 7.2.1 SRAM 7.2 随机存取存储器RAM 7.2.1 SRAM 7.2 随机存取存储器RAM 7.2.2 DRAM 7.2 随机存取存储器RAM 7.2.2 DRAM 7.2 随机存取存储器RAM 7.2.2 DRAM 7.2 随机存取存储器RAM 7.2.3 高速缓冲存储器 系统设计时,为了CPU的全速运行,可采用CACHE技术,将经常访问的代码和数据保存到SRAM组成的高速缓冲器中,把不经常访问的数据存放入DRAM中。 7.3 只读存储器ROM 7.3.1 ROM的种类 1)掩膜型—ROM; 2)可编程—PROM; 3)可擦除可编程—EPROM 4)电可可擦除可编程—EEPROM 7.3 只读存储器ROM 7.3.2 EPROM例子 7.3 只读存储器ROM 7.3.2 EPROM例子 7.4 CPU与存储器的连接 7.4.1 存储器的地址选择 存储系统通常由许多芯片组成,对存储器的寻址必须有两部分组成:片内寻址和片间寻址。 1)线性选择方式 无论ROM或RAM芯片,芯片引脚都包括地址线、数据线、读写控制线和片选线,只有片选线(CS)有效时,才可能对该芯片进行操作。 例如:RAM芯片Intel 6164容量为8K×8位,用两片RAM组成16K×8位的存储系统。 7.4 CPU与存储器的连接 7.4.1 存储器的地址选择 7.4 CPU与存储器的连接 7.4.1 存储器的地址选择 在一个段(64K)中,地址重叠区有4组, 即4组地址可用于#1号芯片: 0000~1FFFH,4OOO~5FFFH,8000~9FFFH,C000~DFFFH 4组地址可用于#2号芯片: 2000~3FFFH,6OOO~7FFFH,A000~BFFFH,E000~FFFFH 线选法方式简单,节省译码电路,但地址分配重叠,且地址空间不连续,在存储空间较小且不要求扩展的系统中,线选法是一种经济的方法。 7.4 CPU与存储器的连接 2)译码选择方式 例如:假设一个微机系统的RAM容量为4K字节,采用1K×8的RAM芯片,安排在64K空间的最低4K位置,A9—A0作为片内寻址,A15—A10译码后作为芯片寻址,则4K芯片占用的地址空间为: 第一组:0000~03FFH 第二组:0400~07FFH 第三组:0800~0BFFH 第四组:0C00~0FFFH 7.4 CPU与存储器的连接 7.4 CPU与存储器的连接 7.4.2 存储器的数据线及控制线的连接 与8086CPU相连的存储器,从硬件角度看是用2个512K字节的存储体来组织的,它们分别称为低位(偶地址)存储体和高位(奇地址)存储体,用A0和BHE信号分别来选择两个存储体,用A19~A1来选择存储体体内的地址. 若A0=0选中偶地址存储体,它的数据线连到数据总线低8位D7~D0, 若BHE=0选中奇地址存储体,它的数据线连到数据总线高8位D15~D8. 若读写一个字,A0和BHE均为0,两个存储体全选中. 7.4 CPU与存储器的连接 7.4.2 存储器的数据线及控制线的连接 例题:要求用4K×8的EPROM芯片2732,8K×8的RAM芯片6264,译码器74LS138构成8K字ROM和8K字RAM的存储器系统,系统配置为最小模式. ROM芯片,8K字用4片2732芯片组成,片内用12根地址线A1~A12寻址; RAM芯片,8K字用2片6264芯片组成,片内用13根地址线A1~A13寻址; 芯片选择用74LS138译码输出Y0,Y1完成. 7.4 CPU与存储器的连接 7.4 CPU与存储器的连接 7.5 存储器空间的分配
文档评论(0)