IC综合设计 在数字信号的传输和数字系统的测试中,有时需要用到一组特定的串行数字信号。这种串行数字信号成为序列信号。 产生序列信号的电路称为信号发生器。 * 数字电路逻辑设计 * 课堂例题: * 数字电路逻辑设计 * 【例】产生一个8位的序列信时间顺序自左而右) 序列长度P=8,先设计一个M=8进制计数器; 再接一个8选1数据选择器 * 数字电路逻辑设计 * 顺序脉冲发生器 当环形计数器工作在每个状态只有一个1的循环状态时,它就是一个顺序脉冲发生器。 * 数字电路逻辑设计 * 作业+预习 作业: [题6.1];[题6.3]; [题6.5];[题6.10]; [题6.11];[题6.12]; [题6.13]; [题6.16]; [题6.20]; [题6.21]; [题6.22]; [题6.29]; [题6.30]; 下节预习内容: 第七章 * 数字电路逻辑设计 * * Notes:除了m5、m6、m7约束项外,对无有效时钟 (Q0↓)的状态也作约束项处理(m0、m2、m4)因无有效时钟,不管m5、6、7何种状态,对Q2无影响。 * 方法较多、随意性大,介绍常用一种波形法 * 2. N M ①M=N1×N2 先用前面的方法分别接成N1和N2两个计数器。 N1和N2间的连接有两种方式: 并行进位方式:用同一个CLK,低位片的进位输出作为高位片的计数控制信号,两

文档评论(0)

1亿VIP精品文档

相关文档