- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一 基本组合电路设计
(1)实验目的:熟悉QuartusⅡ的文本输入设计法和原理图输入设计法,学习简单组合电路以及多层次电路的设计、仿真和硬件测试。
(2)实验内容:
Ⅰ.利用QuartusⅡ完成2选1多路选择器的文本编辑输入。
【参考程序】:
ENTITY mux21a IS
PORT ( a, b, s: IN BIT;
y : OUT BIT );
END ENTITY mux21a;
ARCHITECTURE one OF mux21a IS
BEGIN
PROCESS (a,b,s)
BEGIN
IF s =‘0 THEN y = a ;
ELSE y = b ;
END IF;
END PROCESS;
END ARCHITECTURE one ;
Ⅱ.将实验Ⅰ中的2选1多路选择器生成一个元件mux21a,利用原理图输入设计方法实现图1-1的双2选1多路选择器,并将此文件放在同一目录中。最后进行编译、仿真,并对其仿真波形作出分析说明。
图1-1 双2选1多路选择器
Ⅲ.对Ⅱ进行引脚锁定及硬件下载测试。建议选择实验电路模式5,用键1(PIO0,引脚号为1)控制s0;用键2(PIO1,引脚号为2)控制s1;a3、a2和a1分别接clock5(引脚号为16)、clock0(引脚号为93)和clock2(引脚号为17);输出信号outy接扬声器spker(引脚号为129)。通过短路帽选择clock5接1024Hz信号,clock0接256Hz信号, clock2接8Hz信号。最后进行编译、下载和硬件测试实验(通过选择键1、键2、控制s0、s1,可使扬声器输出不同音调)。
(3)实验报告:
实验Ⅱ的原理图。
实验Ⅱ的仿真波形报告分析说明。
实验Ⅲ硬件测试的详细实验说明。
实验二 基本时序电路设计
(1)实验目的:熟悉QuartusⅡ的VHDL文本设计过程,学习简单时序电路的设计、仿真和硬件测试。
(2)实验内容:
Ⅰ.用VHDL设计一个带异步复位的D触发器,并利用QuartusⅡ进行编辑输入、编译、仿真及硬件测试。建议使用实验电路模式5。
Ⅱ.用VHDL设计一个带同步复位的8位锁存器,并利用QuartusⅡ进行编辑输入、编译、仿真及硬件测试。建议使用实验电路模式1,PIO7-PIO0接输入信号(键1、键2控制输入),PIO39-PIO32接输出信号,PIO48(键7)接复位信号,时钟信号接CLOCK0。
(3)实验报告:
给出实验Ⅰ的设计程序、仿真波形报告的分析说明及硬件测试的结果。
给出实验Ⅱ的设计程序、仿真波形报告的分析说明及硬件测试的结果。
分析比较两个实验的仿真和硬件测试结果,说明这两种电路的异同点。
实验三 7段数码显示译码器设计
(1)实验目的:学习7段数码显示译码器的设计;学习VHDL的CASE语句应用。
(2)实验原理:7段数码显示译码器是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是二进制的,所以输出表达都是十六进制的,为了满足十六进制数的译码显示,最方便的方法就是利用译码程序在FPGA/CPLD中来实现。图4-1是共阴七段数码管,译码器的输出信号的7位分别接数码管的7个段,高位在左,低位在右。例如当输出信号为“1101101”时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1;接有高电平的段发光,于是数码管显示“5”。注意,这里没有考虑表示小数点的发光管,如果要考虑,需要增加段h,程序中的输出端应改为8位的标准逻辑位矢量。
图4 -1 共阴数码管及其电路
(3)实验内容:
Ⅰ.用VHDL中的CASE语句设计一个显示十六进制数的7段数码显示译码器,输入是从“0000”~“1111”16个4位二进制数,数码显示的是从‘0’~‘F’16个字符。在QuartusII上进行编辑、编译及仿真,给出其所有信号的时序仿真波形。
【部分参考程序】
…
PROCESS( A )
BEGIN
CASE A IS
WHEN 0000 = LED7S = 0111111 ;
…
WHEN OTHERS = NULL ;
END CASE ;
END PROCESS ;
END ;
提示:仿真时可用输入总线的方式给出输入信号仿真数据,仿真波形示例图如图4-2所示。
图4-2 7段译码器仿真波形
Ⅱ.引脚锁定及硬件测试。建议选用实验电路模式6,用数码管8显示译码输出(PIO46-PIO40)
实验四 8位数码扫描显示电路设计
(1)实验目的:学习硬件扫描显示电路的设计。
(2)实验原理:图5
文档评论(0)