- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
教学单位
学生学号
XXX大学(学院)
课 程 设 计 (论文)
题 目:
年 级:
学 号:
姓 名:
专 业:
指导教师:
2011 年 6 月 19 日
MCS-51与SPI串行接口语音芯片连接
一、实验目的
进一步理解SPI串行总线传输协议。
理解ISD4000系列语音芯片工作原理,放音、录音控制过程。
理解MCS-51与SPI总线外设(如ISD4000系列语音芯片)的硬件连接、读写方式。
二、实验设备与器材
仿真器及附件、图0-1所示实验电路板各一套。
三、实验电路
本实验涉仅仅涉及实验板上的U101、U103、U104、U401(ISD4002语音芯片)、U404(集成功率放大器),而与其他元器件无关。接通电源前,将JP103的1-2引脚短路,使ISD4002语音芯片的中断输出端引脚与MCS-51外中断(P3.2)引脚相连。
由于多数MCS-51芯片没有内置SPI串行总线接口部件,因此只能用软件模拟SPI总线时序方式读写SPI总线接口器件。
四、实验原理(ISD4000系列语音芯片简介)
ISD4000系列语音芯片包括ISD4002、ISD4003、ISD4004三个子系列芯片,电源电压3V,单片录音时间在2~16分钟之间,音质,广泛用于公共汽车语音报站系统、移动电子产品中。采用CMOS,内含振荡器、防混淆滤波器、平滑滤波器、音频放大器、自动静噪及高密度多电平Flash ROM存贮列。通过串行通信接口(SPI或Microwire)与微控制器MCS-51芯片)相连,所有操作由微控制器控制。多电平直接模拟量存储技术, 每个采样值直接存贮在片内Flash ROM存贮器中,因此能、自然地再现语音、音乐、音调,避免了一般固体录音电路因量化和压缩造成的量化噪声和金属声。4.0,5.3,6.4,8.0kHz等多个采样频率,采样频率越低,录放时间越长(音质下降,片内信息Flash ROM存贮器中,在断电下保存100年(典型值),反复录音10万次。ISD4000系列语音芯片主要参数如表13-1所示。
表13-1 主要参数
型号 存储时间(秒) 段数 信息分辩率(毫秒) 采样频率(HZ) 滤波器带宽(HZ) 控制码+地址位 ISD4002-120 120 600 200 8.0K 3.4K 5+11 ISD4002-180 180 600 300 5.3k 2.3k 5+11 ISD4002-240 240 600 400 4.0k 1.7k 5+11 ISD4003-04 240 1200 200 8.0K 3.4K 5+11 ISD4003-06 360 1200 300 5.3K 2.3K 5+11 ISD4003-08 480 1200 400 4.0K 1.7K 5+11 ISD4004-08 480 2400 200 8.0K 3.4K 8+16 ISD4004-16 960 2400 400 4.0K 1.7K 8+16
封装及引脚排列
ISD4000系列语音芯片采用28引脚TSOP、PDIP或SOIC封装方式,其中PDIP或SOIC封装方式引脚排列如图13-1所示。
图13-1 PDIP或SOIC封装引脚排列
引脚功能:
VCCD——芯片内部数字电路电源引脚,
VSSD——芯片内部数字电路地线引脚;
VCCA——芯片内部模拟电路电源引脚,
VSSA——芯片内部模拟电路地线引脚。
为噪声,芯片模拟数字电路电源总线ANA IN+、ANA IN-——分别是录音同相输入端。输入放大器可用单端或差分驱动。单端驱动时信号由耦合电容输入最大为32mV(峰峰值)耦合电容本端3KΩ串联电阻输入阻抗决定了芯片频带的低端截止频率。差分驱动时,最大为16mV(峰峰值)。XCLK——外部时钟芯片内部采样在出厂前已调校,误差在+1%要求高不外部时钟, XCLK引脚必须接地。AM CAP——自动静噪当录音信号电平下降到内部设定的某一阈值以下时,自动静噪功能使信号衰弱,这样有助于养活无信号(静音)时的噪声。对地接1μF电容,构成内部信号电平峰值检测电路的一部分。检出的峰值电平与内部设定的阈值作比较,决定自动静噪功能的翻转点。大信号时,自动静噪电路不衰减,静音时衰减6dB。1μF电容也影响自动静噪电路对信号幅度的响应速度。AM CAP引脚接VCCA则禁止自动静噪。AUD OUT——音频输出可驱动5KΩ的负载。MOSI——命令
您可能关注的文档
- 《信号分析与处理》课程设计说明书-数字切比雪夫滤波器的设计.doc
- 《液压传动与气压传动》课程设计-四轴卧式钻孔专用机床液压系统设计.doc
- 《硬件综合》课程设计报告-基于VHDL语言的电梯控制器设计.doc
- 《运动控制系统》课程设计说明书-双闭环调速系统设计及恒负载扰动电流环突然断线matlab仿真.doc
- 《运动控制系统》课程设计说明书-转速、电流反馈控制直流调速系统仿真.doc
- 《专业课程设计2(面向对象程序设计)》课程设计-C++简单计算器设计.doc
- 《专业课程设计(一)》课程设计说明书-自动循环调光灯电路的设计和模拟运算电路的设计.doc
- 《自动控制原理》课程设计-飞行器控制系统设计.doc
- 110kv终端变电所继电保护课程设计.doc
- C++程序设计基础课程设计报告-彩票设计.doc
- 2025至2030中国移动治疗台行业发展研究与产业战略规划分析评估报告.docx
- 2025至2030链激酶行业细分市场及应用领域与趋势展望研究报告.docx
- 2025至2030爆炸物探测扫描仪行业市场占有率及有效策略与实施路径评估报告.docx
- 2025至2030四川省智能制造行业细分市场及应用领域与趋势展望研究报告.docx
- 2026届高三二轮复习试题政治大单元突破练1生产资料所有制与分配制度含解析.docx
- 2026届高三二轮复习试题政治大单元突破练16哲学基本思想与辩证唯物论含解析.docx
- 2026届高三二轮复习试题政治大单元突破练2社会主义市场经济体制含解析.docx
- 浙江省衢州市五校联盟2025-2026学年高二上学期期中联考技术试题-高中信息技术含解析.docx
- 浙江省金丽衢十二校2026届高三上学期11月联考政治试题含解析.docx
- 2026届高三二轮复习试题政治大单元突破练7领导力量:中国共产党的领导含解析.docx
原创力文档


文档评论(0)