- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕 业 论 文
题 目: 低通滤波器的FPGA实现
院: 湖南工程学院应用技术学院
专业: 班级: 学号:
学生姓名:
导师姓名:
完成日期:
诚 信 声 明
本人声明:
1、本人所呈交的毕业设计(论文)是在老师指导下进行的研究工作及取得的研究成果;
2、据查证,除了文中特别加以标注和致谢的地方外,毕业设计(论文)中不包含其他人已经公开发表过的研究成果,也不包含为获得其他教育机构的学位而使用过的材料;
3、我承诺,本人提交的毕业设计(论文)中的所有内容均真实、可信。
作者签名: 日期: 年 月 日
毕业设计(论文)任务书
题目: FIR低通滤波器的FPGA实现 基本任务及要求:
用VHDL描述一个FIR低通滤波器。设计要求:最小阻带衰减-30db
(2) 带内波动小于1db
(3) 通带边缘频率为10MHz
(4) 阻带边缘频率为12MHz
设计出满足上述性能指标并且所需资源最少的FIR滤波器。用VHDL语言描述所设计的FIR滤波器,并在QUARTUSII中进行硬件仿真。用MATLAB分析仿真结果,验证是否满足设计要求。二、进度安排及完成时间:
1) 第一周至第三周:查阅资料、撰写文献综述和开题报告;2) 第四周至第五周:学习FIR滤波器的基本原理;3) 第六周至第七周:熟悉并了解QUARTUSII和MATLAB的用法,会用二者联合设计;4) 第八周至第十一周:用VHDL语言描述,并在QUARTUSII中进行硬件仿真。用MATLAB分析仿真结果,验证是否满足设计要求;5) 第十二周至第十三周:撰写设计说明书;6) 第十四周:毕业设计答辩。
摘要 0
Abstract 1
第一章 绪 论 2
1.1 引 言 2
1.2 MATLAB软件发展介绍 2
1.3 EDA技术介绍 3
1.4 课题发展现状和前景展望 4
第二章 滤波器设计原理 5
2.1 滤波器的实现步骤 5
2.2滤波原理 6
2.3 FIR数字滤波器的设计方法 6
2.4 FIR滤波器与IIR滤波器的分析比较 10
第三章 基于MATLAB的FIR滤波器的实现 12
3.1 设计课题:FIR低通滤波器 12
3.2 FIR滤波器的基本设计思路 12
3.2.1 FIR滤波器的基本特点 12
3.2.2 FIR滤波器设计的主要任务 12
3.2.3 设计FIR滤波器的方法 13
3.3 FIR滤波器设计方法内容及其主要思路 14
3.4 FIR滤波器程序设计与仿真 17
3.4.1 基于Matlab语言的FIR滤波器的程序设计 17
3.4.2 基于Matlab语言的FIR滤波器设计的结论 22
第四章 FIR滤波器的硬件实现与仿真 24
4.1 利用VHDL语言设计FIR低通滤波器原理 24
4.2 FIR滤波器FPGA的模块划分 24
4.2.1 四位加法器的实现 25
4.2.2 12位加法器实现 27
4.2.3 24位加法器的实现 29
4.2.4 24位乘法器的实现 31
4.2.5 延时器的实现 33
4.3 顶层文件设计程序 35
4.4 基于Quartus II软件的FIR低通滤波器的仿真 37
4.5 仿真结果的验证 39
4.6 程序设计、调试和仿真过程中的问题解决 39
结 束 语 41
参 考 文 献 42
致 谢 43
低通滤波器的FPGA实现
摘要:本文在提出了一种采用现场可编程门阵列器件(FPGA)实现线性FIR数字滤波器,随着可编程逻辑器件和EDA技术的发展,使用FPGA来实现FIR滤波器,既具有实时性,又兼顾了一定的灵活性,越来越多的电子工程师采用FPGA器件来实现FIR滤波器。以FIR数字滤波器的基本理论为依据,使用12位加法器,24位加法器,12位乘法器及延时器,我们可以所需的FIR滤波器。在设计中采用了层次化、模块化的设计思想,将整个滤波器划分为几个功能模块,利用VHDL语言和原理图输入两种设计技术进行了各个功能模块的设计,最终完成了FIR数字滤波器的系统设计。用Quartus II软件进行了仿真,并用MATLAB对
您可能关注的文档
- AD60箱体机械加工工艺及夹具设计(有CAD图纸).pdf
- A型齿轮油泵泵体安装板底面铣夹具3D设计(有CAD图纸).pdf
- A型齿轮油泵泵体安装板孔4×φ10钻夹具3D设计(有CAD图纸).pdf
- A型齿轮油泵泵体端面螺纹底孔8×M8钻夹具3D设计(有CAD图纸).pdf
- A型齿轮油泵泵体进出油口端面螺纹底孔2×M6钻夹具3D设计(有CAD图纸).pdf
- BW150注桨泵“三通”的工艺规程和钻床夹具设计(有CAD图纸).pdf
- BW150注桨泵曲轴箱体的工艺规程和机床夹具设计(有CAD图纸).pdf
- C70侧墙钢结构组焊工艺及组焊夹具设计(有CAD图纸).pdf
- C620主轴箱体工艺工装设计(有CAD图纸、夹具两幅).pdf
- C620主轴箱体工艺工装设计-夹具设计(有CAD图纸、说明书).pdf
文档评论(0)