- 5
- 0
- 约1.15万字
- 约 20页
- 2015-07-20 发布于安徽
- 举报
目 录
实验一 QuartusⅡ软件及EDA实验平台介绍 1
实验二 QuartusⅡ设计输入 4
实验三 D、T 触发器 6
实验四 十六进制数码管显示 7
实验五 3-8译码器设计 9
实验六 锁存器的设计 11
实验七 宏功能模块的应用 12
实验八 4选1多路选择器 16
实验一 QuartusⅡ软件及EDA实验平台介绍
(1)实验目的:熟悉QuartusⅡ软件的使用,学习其操作过程及仿真过程。
(2)实验内容:学习使用QuartusⅡ对程序进行编辑输入、编译及仿真。
1、打开QuartusII软件。
2、选择路径。选择File/New Project Wizard,指定工作目录,指定工程和顶层设计实体称;注意:工作目录名不能有中文。
3、添加设计文件。将设计文件加入工程中。单击“Next”,如果有已经建立好的VHDL或者原理图等文件可以在File name中选择路径然后添加,或者选择Add All添加所有可以添加的设计文件(.VHDL ,.Verilog原理图等)。如果没有直接点击“Next”,等建立好工程后再添加也可,这里我们暂不添加。
4、选择FPGA器件。Family选择Cyclone,Available device选EPC12Q240C8,点击“Next”。
5、选择外部综合器、仿真器和时序分析器。Quartus II支持外部工具,可
原创力文档

文档评论(0)