用于VDSL的异步_调制D类线路驱动器设计.pdfVIP

用于VDSL的异步_调制D类线路驱动器设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用于VDSL的异步_调制D类线路驱动器设计.pdf

第 15 卷 第 6 期 电路与系统学报 Vol.15 No.6 2010 年 12 月 JOURNAL OF CIRCUITS AND SYSTEMS December ,2010 文章编号:1007-0249 (2010) 06-0075-07 * 用于 VDSL 的异步 Σ-∆调制 D 类线路驱动器设计 程瑜华, 谭年熊 (浙江大学超大规模集成电路设计研究所,浙江 杭州 310027 ) 摘要:本文以 30MHz 带宽VDSL 线路驱动器为设计目标,对 1 阶异步Σ-∆调制(asynchronous sigma-delta modulation , ASDM )的 D 类线路驱动器进行了系统级设计,并在 TSMC 0.25µm 3.3V CMOS 工艺下完成了电路设计。对版图参数 提取后仿真结果显示,在最慢工艺角(即 ss 工艺角)、125℃时,极限环频率可达到 70MHz ,在 27MHz 带宽内,输出 信号幅值 0.7V 时的无杂散动态范围(SFDR )可达到 63dBc 。 关键词:异步 Σ-∆调制;D 类放大器;VDSL 线路驱动器 中图分类号:TN402 文献标识码:A 1 引言 异步 Σ-∆ 调制器(asynchronous sigma-delta modulator ,ASDM )已在非对称数字用户环路 (asymmetric digital subscriber line ,ADSL )、甚高速数字用户环路(very-high-bit-rate digital subscriber line ,VDSL )线路驱动器[1~5] ,通用移动通讯系统(universal mobile telecommunications system ,UMTS ) [6] [7,8] [9~11] 发射机 ,音频功率放大器 ,模数转换器(analog to digital convertor ,ADC ) 和时间编码器(time [12] encoding machine ,TEM ) 等方面得到了应用。在 ADSL/VDSL 线路驱动器应用中,ASDM 调制的 D 类放大器,相比于 AB 类、 G 类和 H 类放大器,具有更 高的效率,并且相比于脉冲 宽 度 调 制 ( pulse width modulation ,PWM )、Σ-∆调 图 1 ASDM 用于 VDSL 线路驱动器结构时的结构框图 制(sigma-delta modulation , SDM )的 D 类放大器,不需要额外电路提供时钟信号,可以进一步减小复杂度和功耗。 ASDM 用于 ADSL/VDSL 线路驱动器时的结构如图 1 所示,由积分器、比较器和输出缓冲器等组 成。其中 k , ……k 为积分器的单位增益角频率,即角频率为 ki 时,积分器 i 的增益值为 1,i ∈[1,n] 。 1 n 系统阶数由 n 定义。系统在无输入时存在自激振荡,即极限环振荡,此振荡频率称为极限环频率。系 统通过自激振荡产生一个内部时钟信号,将输入信号转化成占空比和振荡频率随输入信号变化的方波 输出信号,将输出信号低通滤波后即可还原输入信号。 为控制极限环频率,文献[1]在反馈路径上放置滤波器,并设计完成了带宽为 8.6MHz,极限环频 率为 19 MHz 的 VDSL 线路驱动器。反馈路径上的滤波器可以降低积分器的输入信号幅值、减小反馈 信号的踢回噪声(kick-back noise ),但此滤波器在功能上不是必须的。为提高极限环频率以满足 30-MHz [13]

文档评论(0)

wuyouwulu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档