8255并行口.pptVIP

  • 26
  • 0
  • 约8.25千字
  • 约 88页
  • 2015-07-23 发布于河南
  • 举报
东南大学无线电工程系 第十章 《可编程外围接口芯片 8255A及其应用》 刘建成 第10章 并行接口芯片及其应用 本章介绍以下内容 并行通信和并行接口 8255A的工作原理 8255A的应用举例 10.0 并行通信和并行接口 并行通信的定义: 用多根信号传输线进行数据传输,一个时刻可以传送多个二进制数据位。 并行接口的定义: 实现并行通信的接口就是并行接口。它拥有多根数据线,一次能发送或接受多个二进制数据位。 并行通信和并行接口的特点 未标准化 同步传输/异步传输 输入的并行接口和输出的并行接口 并行接口连接外设的示意图 并行接口的作用-1 输入过程 数据Ready信号(外设→并口) 数据输入回答(并口→外设) 数据进入并口(外设→并口) 并口状态寄存器置“Ready” CPU查询或并口中断请求(状态→ CPU) CPU读取并口数据(数据→ CPU) 并口状态寄存器清除“Ready”,使数据线浮空。 准备下一轮输入 并行接口的作用-2 输出过程 数据缓存为空时并置“输出准备好”状态位 CPU查询或并口中断请求(状态→ CPU) CPU发送数据(数据→ 并口) 并口清除掉“输出准备好”状态位 “输出准备好”信号(并口→ 外设) 外设从并口取走数据(数据→ 外设) “数据输出回答”信号(外设→ 并口) 并口准备下一轮输出 10.1 8255A的工作原理 8255A是一种通用的

文档评论(0)

1亿VIP精品文档

相关文档